电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531HB866M000DG

产品描述CMOS/TTL Output Clock Oscillator, 866MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531HB866M000DG概述

CMOS/TTL Output Clock Oscillator, 866MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531HB866M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率866 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
派遣函数参数传递
请问一下,在DriverEntry时候 指定IRP 所对应的派遣函数,但是这些派遣函数的参数都不要指定的吗? 这些参数是怎么传递的,他们都不是全局的啊? ...
wgxys2007 嵌入式系统
详解浮点运算的定点编程
我们使用的处理器一般情况下,要么直接支持硬件的浮点运算,比如某些带有FPU的器件,要么就只支持定点运算,此时对浮点数的处理需要通过编译器来完成。在支持硬件浮点处理的器件上,对浮点运算 ......
灞波儿奔 DSP 与 ARM 处理器
计算机控制电灯
我现初学单片机,想自己做个小例子,可是不知道怎么入手,想做这个小东西来入手!不是控制一个,是N个。 我的想法是,想做这个东西,需要什么东西?看什么书!主要是看什么书,可以做完这个小 ......
feifei985421 嵌入式系统
【挑战Energia-ID0601A】6 Energia与Arduino的对比和小结
6 Energia与Arduino的对比和小结6.1 Energia与Arduino的相同 因为Energia就是在arduino基础上开发的,所以,从开发的角度是没有区别的。界面也一样,就是Energia展现的是TI的一贯红色系,而ard ......
北方 TI技术论坛
两台机器,主机双网卡,共享上网详解
最简单的方法是直接连接: 需要两个网卡。一根做好的网线 (连接方式是:网线的1、3和2、6头互换) 用网线将两台机器的网卡连接起来, IP和网关设置:如主机的IP为:192.168.0.2 网关 ......
liudong2008lldd 无线连接
动手征集令:敢想敢做,才能搞懂真数字电源!
谈数字电源?火! 做数字电源?难! 整数字电源理论?难上加难! 想一万遍不如动手做一遍,这个月,许自己一个动手做数字电源的机会,动手做起来吧!还有若干志同道合的小伙伴一起,分享、切 ......
EEWORLD社区 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 561  2385  1829  2721  527  12  49  37  55  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved