电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

AS5SS256K36DQ-10/XT

产品描述256K x 36 SSRAM Flow-Through, Synchronous Burst SRAM
文件大小317KB,共16页
制造商AUSTIN
官网地址http://www.austinsemiconductor.com/
下载文档 全文预览

AS5SS256K36DQ-10/XT概述

256K x 36 SSRAM Flow-Through, Synchronous Burst SRAM

文档预览

下载PDF文档
Austin Semiconductor, Inc.
256K x 36 SSRAM
Flow-Through, Synchronous
Burst SRAM
FEATURES
!
!
!
!
!
!
!
AS5SS256K36 &
AS5SS256K36A
PIN ASSIGNMENT
(Top View)
SSRAM
!
!
!
!
!
!
Organized 256K x 36
Fast Clock and OE\ access times
Single +3.3V +0.3V/-0.165V power supply (V
DD
)
SNOOZE MODE for reduced-power standby
Common data inputs and data outputs
Individual BYTE WRITE control and GLOBAL WRITE
Three chip enables for simple depth expansion and address
pipelining
Clock-controlled and registered addresses, data I/Os and
control signals
Internally self-timed WRITE cycle
Burst control (interleaved or linear burst)
Automatic power-down for portable applications
100-lead TQFP package for high density, high speed
Low capacitive bus loading
100-pin TQFP (DQ)
(2-chip enable version, “A” indicator)
SA
SA
ADV\
ADSP\
ADSC\
OE\
BWE\
GW\
CLK
Vss
V
DD
SA
BWa\
BWb\
BWc\
BWd\
CE2
CE\
SA
SA
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
OPTIONS
Timing
8.5ns/10ns/100MHz
10ns/15ns/66MHz
!
Packages
100-pin TQFP (2-chip enable)
!
Pinout
2-chip Enables
3-chip Enables
!
Operating Temperature Ranges
Military (-55
o
C to +125
o
C)
Industrial (-40
o
C to +85
o
C)
!
MARKING
-8.5*
-10
DQ No. 1001
A
(PRELIMINARY)
no indicator
XT*
IT
DQPc
DQc
DQc
V
DD
Q
Vss
DQc
DQc
DQc
DQc
Vss
V
DD
Q
DQc
DQc
Vss
V
DD
NC
Vss
DQd
DQd
V
DD
Q
Vss
DQd
DQd
DQd
DQd
Vss
V
DD
Q
DQd
DQd
DQPd
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
DQPb
DQb
DQb
V
DD
Q
Vss
DQb
DQb
DQb
DQb
Vss
V
DD
Q
DQb
DQb
Vss
NC
V
DD
ZZ
DQa
DQa
V
DD
Q
Vss
DQa
DQa
DQa
DQa
Vss
VDDQ
DQa
DQa
DQPa
100-pin TQFP (DQ)
(3-chip enable version, no indicator)
SA
SA
ADV\
ADSP\
ADSC\
OE\
BWE\
GW\
CLK
Vss
V
DD
CE2\
BWa\
BWb\
BWc\
BWd\
CE2
CE\
SA
SA
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
SA
SA
SA
SA
SA
SA
SA
NF
NF
V
DD
Vss
DNU
DNU
SA0
SA1
SA
SA
SA
SA
MODE
*NOTE:
-8.5/XT combination not available.
GENERAL DESCRIPTION
The AS5SS256K36 employs high-speed, low-power CMOS
designs that are fabricated using an advanced CMOS process.
This 8Mb Synchronous Burst SRAM integrates a 256K x 36
SRAM core with advanced synchronous peripheral circuitry and a 2-bit
burst counter. All synchronous inputs pass through registers controlled
by a positive-edge-triggered single-clock input (CLK). The synchro-
nous inputs include all addresses, all data inputs, active LOW chip en-
able (CE\), two additional chip enables for easy depth expansion (CE2\,
CE2), burst control inputs (ADSC\, ADSP\, ADV\), byte write enables
(BWx\) and global write (GW\). Note that CE2\ is not available on the
A version.
DQPc
DQc
DQc
V
DD
Q
Vss
DQc
DQc
DQc
DQc
Vss
V
DD
Q
DQc
DQc
Vss
V
DD
NC
Vss
DQd
DQd
V
DD
Q
Vss
DQd
DQd
DQd
DQd
Vss
V
DD
Q
DQd
DQd
DQPd
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
DQPb
DQb
DQb
V
DD
Q
Vss
DQb
DQb
DQb
DQb
Vss
V
DD
Q
DQb
DQb
Vss
NC
V
DD
ZZ
DQa
DQa
V
DD
Q
Vss
DQa
DQa
DQa
DQa
Vss
V
DD
Q
DQa
DQa
DQPa
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
For more products and information
please visit our web site at
www.austinsemiconductor.com
AS5SS256K36 &
AS5SS256K36A
Rev. 3.5 2/03
Austin Semiconductor, Inc. reserves the right to change products or specifications without notice.
SA
SA
SA
SA
SA
SA
SA
SA
NF
V
DD
Vss
DNU
DNU
SA0
SA1
SA
SA
SA
SA
MODE
1
LCDj显示不同宽度ASC字符
我们在LCD上显示字符,当然是希望每个字符的 长 X 高 是相同点阵的方框字,取相应字模时,偏移量也好计算,但是像office word里,它有些字体单个字符的宽度不一样的,例如M 和I ,它是基于何种思想来处 ......
chentaiyou 嵌入式系统
运放电路
大家好:小弟请教一个问题 VCJ是温度传感器的采集电压,采集电压范围在0-5V之间,0-12V的pwm波由单片机控制占空比,Q1输出控制场效应管,用场效应管驱动电机 我搞不清楚的是(1)电容都是滤波 ......
aq1261101415 模拟电子
CPU电源设计与系统稳定的关系大吗?
一个嵌入式处理系统中,电源的设计与系统稳定性关系大吗? 系统莫名其妙死机,会不会跟电源设计有关系。如果有关系可能是哪些因素呢。谢谢。...
cocow 电源技术
芯灵思Sinlinx A33实现linux led驱动
实验原理 394083 在芯灵思开发板上,没有led灯模块,只能通过引脚电平观察: 这里我选择LS-INT引脚。全志A33一共有10组IO口,每组IO有9个相关功能控制器,LS-INT属于PB7,相关寄存器如图本次 ......
babyking 嵌入式系统
STM32串口中断下,接收到的数据如何存入数组中,指点一二论坛的兄弟姐妹
我是想通过串口中断接收到数据验证自己设置的账号密码是否能通过,包括修改密码等操作,但是卡到了现在,麻烦大家帮帮忙 谢谢!...
zhuoloveoo stm32/stm8
请教各位高手如何在片子里做浮点数除法???
如题,最近做一个东西,需要用到除法运算,但是在IAR编译环境下simulate调试模式下尝试编译了一下,发现比如:如果做3/1024 这样的运算后的结果只能保留除法运算后的整数部分。大家有遇到过相 ......
历史的天空 微控制器 MCU

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1594  456  2566  632  242  33  10  52  13  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved