电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SI5350B-B06883-GT

产品描述Clock Generators & Support Products Any Frequency, Any Output, VCXO ref, 3-Output LVCMOS Clock Gen
产品类别半导体    模拟混合信号IC   
文件大小1MB,共32页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

SI5350B-B06883-GT在线购买

供应商 器件名称 价格 最低购买 库存  
SI5350B-B06883-GT - - 点击查看 点击购买

SI5350B-B06883-GT概述

Clock Generators & Support Products Any Frequency, Any Output, VCXO ref, 3-Output LVCMOS Clock Gen

SI5350B-B06883-GT规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
Clock Generators & Support Products
系列
Packaging
Tube

文档预览

下载PDF文档
S i 5 3 5 0 B- B
F
ACTORY
- P
ROGRAMMABLE
A
NY
- F
REQUENCY
CMOS
C
L O C K
G
ENERATOR
+ V C X O
Features
www.silabs.com/custom-timing
Generates up to 8 non-integer-related
frequencies from 2.5 kHz to 200 MHz
Exact frequency synthesis at each
output (0 ppm error)
Highly linear VCXO gain (kv)
Glitchless frequency changes
Low output period jitter: < 70 ps pp, typ
Configurable Spread Spectrum
selectable at each output
User-configurable control pins:

Output Enable (OEB_0/1/2)

Power Down (PDN)

Frequency Select (FS_0/1)

Spread Spectrum Enable (SSEN)
Supports static phase offset
Rise/fall time control
Operates from a low-cost, fixed
frequency AT-cut, non-pullable
crystal: 25 or 27 MHz
Separate voltage supply pins provide
level translation:

Core VDD: 2.5 V or 3.3 V

Output VDDO: 1.8 V, 2.5 V, or 3.3 V
Excellent PSRR eliminates external
power supply filtering
Very low power consumption
(25 mA, core, typ)
Available in 2 packages types:

10-MSOP: 3 outputs

20-QFN (4x4 mm): 8 outputs
PCIE Gen 1 compliant
Supports HCSL compatible swing
10-MSOP
20-QFN
Applications
Ordering Information:
See page 20
Residential gateways
Networking/communication
Servers, storage
XO replacement
HDTV, DVD/Blu-ray, set-top box
Audio/video equipment, gaming
Printers, scanners, projectors
Handheld instrumentation
Description
The Si5350B combines a clock generator and VCXO function into a single device. A
flexible architecture enables this user definable custom timing device to generate
any of the specified output frequencies from either the internal PLL or the VCXO.
This allows the Si5350B to replace multiple crystals, crystal oscillators, and VCXOs.
Custom pin-controlled Si5350B devices can be requested using the ClockBuilder
web-based part number utility:
www.silabs.com/ClockBuilder.
Functional Block Diagram
Rev. 1.0 4/15
Copyright © 2015 by Silicon Laboratories
Si5350B-B
请问现在市面上买的万利199板子都是已经升级完成的了么?
如果升级完成,那就可以直接搞一个,不用再看代理商脸色了...有人清楚么?...
caobenda stm32/stm8
【群蜂每日英语】20121030
第一次在ubuntu下面编辑的文档,不知道效果如何,大家提意见 103412...
ffddybz 聊聊、笑笑、闹闹
FX2N三菱PLC缓冲寄存器BFM的应用
FROM指令和TO指令来执行PLC基本单元与模拟量输入/输出模块之间的数据通信 实际上读写操作都是对模拟量输入或输出模块中的缓冲器BFM进行的。下面以FX2N-4AD-TC模块为例,其缓冲寄存器BFM分配见 ......
eeleader 工业自动化与控制
蓝牙模块的问题
430164 我们用的这个蓝牙模块,里面有个CC2541,里面肯定有程序了。 可是我没有源码。如果我要用CC2541和这个蓝牙模块连接的话, 需要知道这个蓝牙模块的什么属性,从而在CC2541的程序 ......
chenbingjy 无线连接
quartus 仿真时间不能设,怎么解决?
各位大侠,我在仿真时,仿真时间仅能仿真1微秒,在属性设置里改不了,有什么办法解决一下吗?谢谢...
eeleader-mcu FPGA/CPLD
啥时候建的这个论坛啊!
看到宣传才知道 有这么一个论坛 哈哈...
jdmail 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 509  2662  2775  1514  479  40  52  57  9  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved