电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

AS9C25256M2018L-250BC

产品描述2.5V 512/256K x 18 Synchronous Dual-port SRAM with 3.3V or 2.5V interface
产品类别存储    存储   
文件大小1MB,共30页
制造商ALSC [Alliance Semiconductor Corporation]
下载文档 详细参数 全文预览

AS9C25256M2018L-250BC概述

2.5V 512/256K x 18 Synchronous Dual-port SRAM with 3.3V or 2.5V interface

AS9C25256M2018L-250BC规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称ALSC [Alliance Semiconductor Corporation]
零件包装代码BGA
包装说明LBGA,
针数256
Reach Compliance Codeunknow
ECCN代码3A991.B.2.A
最长访问时间6.5 ns
其他特性FLOW-THROUGH OR PIPELINED ARCHITECTURE
JESD-30 代码S-PBGA-B256
JESD-609代码e0
长度17 mm
内存密度4718592 bi
内存集成电路类型DUAL-PORT SRAM
内存宽度18
功能数量1
端子数量256
字数262144 words
字数代码256000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织256KX18
封装主体材料PLASTIC/EPOXY
封装代码LBGA
封装形状SQUARE
封装形式GRID ARRAY, LOW PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)NOT SPECIFIED
认证状态Not Qualified
座面最大高度1.6 mm
最大供电电压 (Vsup)2.6 V
最小供电电压 (Vsup)2.4 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层TIN LEAD
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度17 mm

文档预览

下载PDF文档
September 2004
Preliminary Information
®
AS9C25512M2018L
AS9C25256M2018L
2.5V 512/256K X 18 Synchronous Dual-port SRAM with 3.3V or 2.5V interface
Features
• True Dual-Port memory cells that allow simulta-
neous access of the same memory location
• Organisation: 524,288/262,144 × 18
[1]
• Fully Synchronous, independent operation on
both ports
• Selectable Pipeline or Flow-Through output
mode
• Fast clock speeds in Pipeline output mode: 250
MHz operation (9Gbps bandwidth)
• Fast clock to data access: 2.8ns for Pipeline out-
put mode
• Asynchronous output enable control
• Fast OE access times: 2.8ns
• Double Cycle Deselect (DCD) for Pipeline Out-
put Mode
• 19/18
[1]
-bit counter with Increment, Hold and
Repeat features on each port
Note:
1. AS9C25512M2018L/AS9C25256M2018L
Dual Chip enables on both ports for easy
depth expansion
Interrupt and Collision Detection Features
2.5 V power supply for the core
LVTTL compatible, selectable 3.3V or
2.5V power supply for I/Os, addresses,
clock and control signals on each port
Snooze modes for each port for standby
operation
15mA typical standby current in power
down mode
Available in 256-pin Ball Grid Array
(BGA), 144-pin Thin Quad Flatpack
(TQFP) and 208-pin fine pitch Ball Grid
Array (fpBGA)
Supports JTAG features compliant with
IEEE 1149.1
Selection guide
Feature
Minimum cycle time
Maximum Pipeline clock frequency
Maximum Pipeline clock access time
Maximum flow-through clock frequency
Maximum flow-through clock access time
Maximum operating current
Maximum snooze mode current
-250
4
250
2.8
150
6.5
TBD
18
-200
5
200
3.4
133
7.5
350
18
-166
6
166
3.6
100
10
300
18
-133
7.5
133
4.2
83
12
260
18
Units
ns
MHz
ns
MHz
ns
mA
mA
9/24/04; v.1.2
Alliance Semiconductor
P. 1 of 30
Copyright © Alliance Semiconductor. All rights reserved.
Qt移植移动4G模块内容分享-基于迅为i.MX6开发板
迅为Qt移植移动4G模块第一部分 1.首先要配置内核,这个一步和Android系统移植3G或者4G模块是一样的。一般模块的厂家会提供移植文档,按照文档配置内核的ppp协议,USB转串,wcdma等,添加PID VI ......
mucheni 嵌入式系统
kicad 库文件的下载
在进行电路图的绘制过程中,元器件的库非常重要,创建一个新的元器件的库费时费力,而且容易出错,因此如果有可信的现成的元器件库, 收集整理了几个可以下载库的网站,用户可以放心从这些地 ......
qwqwqw2088 PCB设计
熊猫搞怪(图片,超可爱)
希望大伙喜欢...
tf8691 聊聊、笑笑、闹闹
1M的采样率进行ADC转换
各位坛友,最近有个糟心事,有一个信号波形是图片上那个样子。信号上升时间(10%-90%)小于1us,顶部大约有1us宽,周期为3HZ,幅度为100到300V。现在要求测量信号峰值。 做了一个峰值采 ......
呜呼哀哉 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1658  365  670  2673  2735  34  8  14  54  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved