电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SI5355A-B04673-GM

产品描述Clock Generators & Support Products Any Frequency, Any Output, 8-Output, Quad-Frequency LVCMOS Clock Gen, Max = 200 MHz
产品类别半导体    模拟混合信号IC   
文件大小657KB,共22页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

SI5355A-B04673-GM在线购买

供应商 器件名称 价格 最低购买 库存  
SI5355A-B04673-GM - - 点击查看 点击购买

SI5355A-B04673-GM概述

Clock Generators & Support Products Any Frequency, Any Output, 8-Output, Quad-Frequency LVCMOS Clock Gen, Max = 200 MHz

SI5355A-B04673-GM规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
Clock Generators & Support Products
系列
Packaging
Tray

文档预览

下载PDF文档
S i535 5
A
N Y
-F
R E Q U E N C Y
1–20 0 MH
Z
Q
U A D
F
R E Q U E N C Y
8-O
U T P U T
C
L O C K
G
E N E R A T O R
Features
Generates any frequency from 1 to
200 MHz on each of the 4 output banks
Eight CMOS clock outputs
Guaranteed 0 ppm frequency synthesis
error for any combination of frequencies
25 or 27 MHz xtal or 5–200 MHz input clk
Five programmable control pins (output
enable, frequency select, reset)
Separate OEB pins to disable individual
banks or all outputs
Loss of signal output
Low 50 ps (typ) pk-pk period jitter
Phase jitter: 2 ps rms 12 kHz–20 MHz
Excellent PSRR performance
eliminates need for external power
supply filtering
Low power: 45 mA (core)
Core VDD: 1.8, 2.5, or 3.3 V
Separate VDDO for each bank of
outputs: 1.8, 2.5, or 3.3 V
Small size: 4x4 mm 24-QFN
Industrial temperature range:
–40 to +85 °C
Custom versions available using
ClockBuilder™ web utility
Samples available in 2 weeks
Ordering Information:
See page 17.
Pin Assignments
Applications
Printers
Audio/video
Networking
Communications
Storage
Switches/routers
Computing
Servers
OC-3/OC-12 line cards
Description
The Si5355 is a highly flexible clock generator capable of synthesizing four
completely non-integer related frequencies up to 200 MHz. The device has four
banks of outputs with each bank supporting two CMOS outputs at the same
frequency. Using Silicon Laboratories' patented MultiSynth fractional divider
technology, all outputs are guaranteed to have 0 ppm frequency synthesis error
regardless of configuration, enabling the replacement of multiple clock ICs and
crystal oscillators with a single device. Through a flexible web configuration utility
called ClockBuilder™ (www.silabs.com/ClockBuilder), factory-customized pin-
controlled Si5355 devices are available in two weeks without minimum order
quantity restrictions. The Si5355 supports up to three independent, pin-selectable
device configurations, enabling one device to replace three separate clock ICs.
Functional Block Diagram
Rev. 1.2 4/17
Copyright © 2017 by Silicon Laboratories
Si5355

推荐资源

招聘Web开发工程师/嵌入式软件开发工程师
招聘Web开发工程师/嵌入式软件开发工程师嵌入式网络软件工程师 职责描述: 1. 交换机,路由的固化软件的预研、设计、编码、调试及单元测试 2. 在Linux系统下的C/C++语言编 ......
风笑笑 求职招聘
[团购开发板Nucleo-L053R8系列]之001:初识Nucleo
很幸运获得了论坛的 “赢超低价(39元包邮)购买ST STM32 Nucleo资格” 的活动的名额。已经下单,激动的等待中!一边等着论坛发货,一边先来认识一下Nucleo。 ST的Nucleo改变 ......
congcong40 stm32/stm8
奇怪的应用程序问题
情况是这样的: 我用WM6.0的模拟器写了一个应用程序,模拟器上和WM的手机上跑起来都没有问题。 后来我要把程序放到CE6.0的环境下运行,我就在一个用BSP包制作的CE6.0的模拟器上重新DEBUG了一 ......
荒漠甘泉 嵌入式系统
每次启动都弹出“欢迎使用找到新硬件向导”的问题?
每次启动都弹出“欢迎使用找到新硬件向导”的问题? 技嘉的主板声卡显卡都是集成的,在设备管理器发现,声音、视频和游戏控制器的“Audio Device on High Definition Audio Bus "有个 ......
zhangchuang 嵌入式系统
为什么TFT显示黑白格,可是方格的位置有些不对?(已解决!)
rgb2初始值全为‘1’。液晶分辨率为1280X800的。 最下面的那一条方格,其实应该和最上面合并起来的。 横竖格子比例是16:10,每个格子占了80个像素点。 if ((h_count >= 0) and (h_count ......
jinghong21 FPGA/CPLD
关于设置PLL寄存器的问题
首先呢,小弟是一位新手,刚开始接触DSP,今天用TMS320F2812测试一个简单的LED闪烁程序时遇到了问题,当我往PLLCR寄存器写入0~4时,程序可以正常仿真,闪烁频率也正常,但是当我往PLLCR寄存 ......
yeguizhuan DSP 与 ARM 处理器

热门文章更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 775  1294  293  445  2822  16  27  6  9  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved