电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SI5341B-B04543-GM

产品描述Clock Generators & Support Products Ultra Low-Jitter, 10-Output, Any Frequency (<350MHz), Any Output, Clock Generator
产品类别半导体    模拟混合信号IC   
文件大小5MB,共53页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

SI5341B-B04543-GM在线购买

供应商 器件名称 价格 最低购买 库存  
SI5341B-B04543-GM - - 点击查看 点击购买

SI5341B-B04543-GM概述

Clock Generators & Support Products Ultra Low-Jitter, 10-Output, Any Frequency (<350MHz), Any Output, Clock Generator

SI5341B-B04543-GM规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
Clock Generators & Support Products
系列
Packaging
Tray

文档预览

下载PDF文档
Si5341/40 Rev D Data Sheet
Low-Jitter, 10 or 4-Output, Any-Frequency, Any-Output Clock
Generator
The any-frequency, any-output Si5341/40 clock generators combine a wide-band PLL
with proprietary MultiSynth
fractional synthesizer technology to offer a versatile and
high performance clock generator platform. This highly flexible architecture is capable
of synthesizing a wide range of integer and non-integer related frequencies up to 1
GHz on 10 differential clock outputs while delivering sub-100 fs rms phase jitter per-
formance with 0 ppm error. Each of the clock outputs can be assigned its own format
and output voltage enabling the Si5341/40 to replace multiple clock ICs and oscillators
with a single device making it a true "clock tree on a chip."
The Si5341/40 can be quickly and easily configured using ClockBuilderPro software.
Custom part numbers are automatically assigned using a
ClockBuilder Pro
for fast,
free, and easy factory pre-programming or the Si5341/40 can be programmed via I2C
and SPI serial interfaces.
KEY FEATURES
• Generates any combination of output
frequencies from any input frequency
• Ultra-low jitter of 90 fs rms
• Input frequency range:
• External crystal: 25 to 54 MHz
• Differential clock: 10 to 750 MHz
• LVCMOS clock: 10 to 250 MHz
• Output frequency range:
• Differential: 100 Hz to 1028 MHz
• LVCMOS: 100 Hz to 250 MHz
• Highly configurable outputs compatible with
LVDS, LVPECL, LVCMOS, CML, and HCSL
with programmable signal amplitude
• Si5341: 4 input, 10 output, 64-QFN 9x9 mm
• Si5340: 4 input, 4 output, 44-QFN 7x7 mm
Applications:
• Clock tree generation replacing XOs, buffers, signal format translators
• Any-frequency clock translation
• Clocking for FPGAs, processors, memory
• Ethernet switches/routers
• OTN framers/mappers/processors
• Test equipment and instrumentation
• Broadcast video
25-54 MHz XTAL
XA
4 Input
Clocks
IN0
IN1
IN2
OSC
÷INT
÷INT
÷INT
PLL
XB
MultiSynth
MultiSynth
MultiSynth
MultiSynth
MultiSynth
÷INT
÷INT
÷INT
÷INT
÷INT
÷INT
Zero Delay
OUT0
OUT1
Si5340
Up to 10
Output Clocks
OUT2
OUT3
OUT4
OUT5
OUT6
OUT7
Si5341
OUT8
OUT9
FB_IN
Status Flags
I2C / SPI
÷INT
Status Monitor
Control
NVM
÷INT
÷INT
÷INT
÷INT
silabs.com
| Smart. Connected. Energy-friendly.
Rev. 1.0
Arrow SoC Kit基本资料
Arrow SoC Kit 每套均包含: Altera cyclone V SOC包含:内置双核ARM Cortex-A9;110K LE可编程的逻辑资源 高速扩展接口(HSMC),并支持3.125G高速串行收发器 两排低功率DDR3内存 ......
EEWORLD社区 FPGA/CPLD
好东东!《嵌入式Linux应用程序开发标准教程》 完整版PDF
《嵌入式Linux应用程序开发标准教程》图书简介: 主要分为3个部分,包括linux基础、搭建嵌入式linux环境和嵌入式linux的应用开发。linux基础部分从linux基础、基本操作命令讲起,为linux初学者 ......
linux3g 嵌入式系统
mov A,#4D
mov A,#4D 这句是什么意思啊 编译没有错误一 为是么是#4D? 不是应该是#-H? 谢谢 本人很急!...
常见泽1 嵌入式系统
请问网络延时应当怎样来进行测试?
最近在设计一个网速测试工具,用到嵌入式平台,集成到app中使用; 现在有两个问题: 1、应当是用tcp测试网络延时还是用udp测试网络延时? 2、如何来计算出网络的延时呢? 227788 ......
37°男人 DSP 与 ARM 处理器
调制信号
为什么我用调制器MC1496调出来的波形这个样子啊(波形和电路)...
xxhhzz 模拟电子
谁有好用点的protel 99 se软件
那位有好用点的protel 99 se软件,分享一个 邮箱 zhangqi456zq@163.com...
15075039ZQ 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2618  1277  2310  2655  1611  2  14  32  44  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved