电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

534BB000553DG

产品描述Standard Clock Oscillators Quad Frequency XO, OE Pin 2
产品类别无源元件   
文件大小1MB,共12页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

534BB000553DG在线购买

供应商 器件名称 价格 最低购买 库存  
534BB000553DG - - 点击查看 点击购买

534BB000553DG概述

Standard Clock Oscillators Quad Frequency XO, OE Pin 2

534BB000553DG规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
Standard Clock Oscillators
系列
Packaging
Tray

文档预览

下载PDF文档
Si534
R
EVISION
D
Q
UAD
F
R E Q U E N C Y
C
RYSTAL
O
S C I L L A T O R
(XO)
(10 M H
Z TO
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Four selectable output frequencies
®
3rd generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
Description
The Si534 quad frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si534
is available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si534 uses one fixed crystal to
provide a wide range of output frequencies. This IC-based approach allows
the crystal resonator to provide exceptional frequency stability and reliability.
In addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low jitter clocks in noisy environments
typically found in communication systems. The Si534 IC-based XO is factory
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, and temperature stability. Specific
configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
FS[1]
7
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
8
FS[0]
4
CLK+
(LVDS/LVPECL/CML)
FS[1]
7
NC
1
6
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
OE
2
5
NC
FS[1]
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
GND
FS[0]
3
8
FS[0]
4
CLK
(CMOS)
OE
GND
Rev. 1.3 4/13
Copyright © 2013 by Silicon Laboratories
Si534
分享资料:3500W与6000W高档开关电源的剖析
3500W与6000W高档开关电源的剖析 剖析了直流输出48V/70A与350V/10A两种3500W和48V/112A与350V/17A两种6000W高档开关电源的电路设计与元器件应用特点,并提出了有待继续分析的问题。 全文阅读 ......
qwqwqw2088 模拟与混合信号
晒WEBENCH设计的过程+微处理器供电电源设计
在设计过程中必然会用到微处理器。WEBENCH有对于微处理器和FPGA供电的设计。 打开WEBENCH,选择FPGA/uP选项。在其中选择合适的处理器。这里我选择TI的MSP430G2553。在右侧可以查看数据手册,并 ......
闲云潭影 模拟与混合信号
怎么烧写到ADSP-21489中
帮助朋友问一下,使用sigmastudio建立了一个工程,怎么将这个工程烧写到ADSP-21489中,并且断电重启后该工程的代码不至于丢失?感谢大家的帮助eeworldpostqq...
永不言败 ADI 工业技术
没有安装声卡驱动下 如何读取声卡的信息??
没有安装声卡驱动下 如何读取声卡的信息?? 如HD-AUDIO设备的 那个HDAUDIO\FUNC_01&VEN_10EC&DEV_0862&SUBSYS_10EC0862&REV_1000 这个ID怎么读取呀...
zxcvzxcv 嵌入式系统
FPGA和单片机通信问题
大家都知道,一般FPCA是3.3V供电,而单片机是5V供电要想实现他们之间的通信,怎么解决他们之间的压差呢?忘了解的高手们给以指点,咱们也讨论讨论自己都是怎么解决的。...
zhangdaoyu FPGA/CPLD
什么芯片可以实现出产品的ID号
谁能告诉我什么芯片可以实现出产品的ID号?谢谢了...
lonely 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2036  2803  969  1787  2872  3  10  18  13  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved