电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

595AD210M000DGR

产品描述VCXO Oscillators VCXO; Diff/SE; Single Freq; 10-810 MHz
产品类别无源元件   
文件大小288KB,共15页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

595AD210M000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
595AD210M000DGR - - 点击查看 点击购买

595AD210M000DGR概述

VCXO Oscillators VCXO; Diff/SE; Single Freq; 10-810 MHz

595AD210M000DGR规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
VCXO Oscillators
系列
Packaging
Box

文档预览

下载PDF文档
R
EVISION
D
Si595
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10
TO
810 MH
Z
Features
Available with any-rate output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with
superior jitter performance
Internal fixed fundamental mode
crystal frequency ensures high
reliability and low aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating range
Si5602
Applications
Ordering Information:
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
FTTx
Clock recovery and jitter cleanup PLLs
FPGA/ASIC clock generation
See page 8.
Pin Assignments:
See page 7.
(Top View)
V
C
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Description
The Si595 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si595 is available with
any-rate output frequency from 10 to 810 MHz. Unlike traditional VCXOs,
where a different crystal is required for each output frequency, the Si595
uses one fixed crystal to provide a wide range of output frequencies. This IC-
based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides supply noise rejection, simplifying the task of generating low-jitter
clocks in noisy environments. The Si595 IC-based VCXO is factory-
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, tuning slope, and absolute pull range (APR).
Specific configurations are factory programmed at time of shipment, thereby
eliminating the long lead times associated with custom oscillators.
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10–810 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 1.3 12/17
Copyright © 2017 by Silicon Laboratories
Si595
也谈芯片生产中的“过程能力指数”分析
在芯片的生产过程中,会经历许多次的掺杂、增层、光刻和热处理等工艺制程,每一步都必须达到极其苛刻的物理特性要求。但是,即使是最成熟的工艺制程也存在不同位置之间、不同晶圆之间、不同工艺 ......
clj2004000 PCB设计
模电选课测试+直流和交流参数
https://training.eeworld.com.cn/TI/video/12740...
jean1 TI技术论坛
fir2的使用(在数字均衡中)
本帖最后由 paulhyde 于 2014-9-15 03:42 编辑 现在遇到一个matlab的问题。。我是想简单的做一个数字均衡器,通过测量实际的个简单的低通滤波器的频谱,用matlab的fir2算出相应的补偿系数,但 ......
一直一米 电子竞赛
用我们的UART到无线桥接为现有硬件添加连通性
我想后面的情景一定在你身上发生过:一天早上,工程经理找到你并对你说,“我们需要将连通性添加到产品‘x’中,不过,为了使功能有所增加,我们不想改变产品‘x’中的电路。”若现有系统已具有 ......
maylove 无线连接
AVR(mega8)电子时钟
刚学习AVR单片机,网上搜集资料,制作的一个电子时钟,时间可调,呵呵。...
lhp8203 Microchip MCU
IR2127 mosfet驱动电路
向各位前辈请教一下,我用IR2127驱动高端NMOS的时候(电路如图1),IR2127的输入驱动信号如图2,栅极的波形如图3,从示波器来看,IR2127的自举功能已经发挥了作用,但为什么升压之后不能维持呢 ......
ap0904433 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2649  2050  303  1971  605  7  45  30  3  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved