电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BA858M000DG

产品描述LVDS Output Clock Oscillator, 858MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BA858M000DG概述

LVDS Output Clock Oscillator, 858MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BA858M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率858 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求G2553uart和spi例程
如题,望大家帮助,指点,谢谢!!...
hj-yk TI技术论坛
3721的网络实名和实名网址有什么区别
转:实名网址是网站的中文名字,是企业的网上招牌。企业将包含名称、字号、商标等词汇注册成企业的实名网址,用户就无需记忆复杂的网站的英文名字,在地址栏中直接输入中文,就能直接到达企业 ......
feifei 聊聊、笑笑、闹闹
VB 高仿《串口调试助手V2.2》源代码+C51串口调试程序
曾经学习VB时,仿照《串口调试助手V2.2》编写了一个串口软件,可能存在漏洞,希望高手拍砖。 串口调试助手V2.2是用VC++编写的,串口调试软件V1.0是VB编写的,下面来个界面大比拼: ......
zhaojun_xf 51单片机
关于WM5上利用Adobe的控件和库实现Flash播放器
之前有贴,回复后无奈顶不上来,因为非常非常急,所以再问 【请问有没有人往WINCE下移植FLASH播放器? 】 http://topic.eeworld.net/u/20070702/14/9d45b749-db60-4df0-8c28-e1e445885589.htm ......
ssgg2003 嵌入式系统
STM32F103RET6 原厂渠道
STM32F103RET6 到了20包 价格优势 有需要的大神们可以帮我销点!~ ...
钎源科技 stm32/stm8
[Altera SoC FPGA] Altera PIO设备中断设计详解
关于中断问题,版主已经发过一篇名为“【Altera SoC体验之旅】高速数据采集之中断 ”的文章,但是个人觉得其中的关键节点,各部分的链接关系并不清晰。因此做了一个自己认为较为完整清晰的文章 ......
cxz800 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 221  2028  239  115  2316  59  44  45  5  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved