电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

599ADA900001DG

产品描述Programmable Oscillators VCXO; Diff/SE; I2C Prog; 10-810 MHz
产品类别无源元件   
文件大小515KB,共28页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

599ADA900001DG在线购买

供应商 器件名称 价格 最低购买 库存  
599ADA900001DG - - 点击查看 点击购买

599ADA900001DG概述

Programmable Oscillators VCXO; Diff/SE; I2C Prog; 10-810 MHz

599ADA900001DG规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
Programmable Oscillators

文档预览

下载PDF文档
Si 5 9 8 / S i 5 9 9
10–810 M H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Features
I
2
C programmable output
frequencies from 10 to 810 MHz
0.5 ps RMS phase jitter
Superior power supply rejection:
0.3–0.4 ps additive jitter
Available LVPECL, CMOS, LVDS,
and CML outputs
1.8, 2.5, or 3.3 V supply
Pin- and register-compatible with
Si570/571
Programmable with 28 parts per
trillion frequency resolution
Integrated crystal provides stability
and low phase noise
Frequency changes up to
±3500 ppm are glitchless
–40 to 85 °C operation
Industry-standard 5x7 mm package
Si5602
Applications
Ordering Information:
SONET / SDH / xDSL
Ethernet / Fibre Channel
3G SDI / HD SDI
Multi-rate PLLs
Multi-rate reference clocks
Frequency margining
Digital PLLs
CPU / FPGA FIFO control
Adaptive synchronization
Agile RF local oscillators
See page 22.
Pin Assignments:
See page 21.
(Top View)
SDA
7
NC
1
2
3
8
SCL
6
5
4
V
DD
Description
The Si598 XO/Si599 VCXO utilizes Silicon Laboratories' advanced DSPLL®
circuitry to provide a low-jitter clock at any frequency. They are user-
programmable to any output frequency from 10 to 810 MHz with 28 parts per
trillion (PPT) resolution. The device is programmed via a 2-pin I
2
C compatible
serial interface. The wide frequency range and ultra-fine programming resolution
make these devices ideal for applications that require in-circuit dynamic frequency
adjustments or multi-rate operation with non-integer related rates. Using an
integrated crystal, these devices provide stable low jitter frequency synthesis and
replace multiple XOs, clock generators, and DAC controlled VCXOs.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Power Supply Filtering
Si598
SDA
Fixed
Frequency
Oscillator
Any Frequency
DSPLL®
10 to 810 MHz
Clock Synthesis
CLK+
CLK–
7
V
C
1
2
3
8
SCL
6
5
4
V
DD
Vc
(Si599)
OE
CLK–
CLK+
ADC
I2C Interface
GND
SDA
SCL
GND
Si599
Rev. 1.0 11/11
Copyright © 2011 by Silicon Laboratories
Si598/Si599
用quartus编写verilog,一直生成不了状态机
//整个系统分为读入模块和处理模块 //定义各个端口和变量 module getv8 (vk1,vk0,nk1,nk0,getnum,reset,clk,LD_ON,get_rate,rate,sign,index,state); input vk1,vk0,nk1,nk0; input ge ......
813128 嵌入式系统
TI 狂欢活动成果开箱
eeworld的活动一直high不停,最近的TI狂欢,也参与了一把。买了几个ic和CC3220SF LaunchPad,今天货到齐了,来晒个开箱照。在购买页面上我竟然没有找到优惠码输入的地方,有点失败。332133 332 ......
elvike 无线连接
一周好资源:开关电源资料推荐
开关电源详解 https://download.eeworld.com.cn/detail/zsf983878782/554222 开关电压基础教程 https://download.eeworld.com.cn/detail/solarelec/238116 开关电源故障诊断 https://d ......
okhxyyo 电源技术
C2000学习如何调试双核系统?
如何调试双核系统? 双核系统的软件会产生两套软件项目,M3项目文件和C28x项目文件,两个项目文件是独立的。当点击第一个子系统的调试按钮时,CCS会自动启动Debugger,连接目标板,写Flash, ......
Jacktang 微控制器 MCU
嵌入式系统C编程之错误处理
一 错误概念 1.1 错误分类 从严重性而言,程序错误可分为致命性和非致命性两类。对于致命性错误,无法执行恢复动作,最多只能在用户屏幕上打印出错消息或将其写入日志文件,然后终止程序;而 ......
Aguilera DSP 与 ARM 处理器
windbgl连接问题
连接时出现如下: Opened \\.\pipe\com_1 Waiting to reconnect... Connected to Windows XP 2600 x86 compatible target at (Sun Mar 29 10:58:28.890 2009 (GMT+8)), ptr64 FALSE Kerne ......
zhengkangshan 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1899  2900  606  460  2265  24  52  6  4  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved