电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

536AB212M500DGR

产品描述Standard Clock Oscillators Single Freq Low Jitter XO OE Pin 1
产品类别无源元件   
文件大小475KB,共12页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

536AB212M500DGR在线购买

供应商 器件名称 价格 最低购买 库存  
536AB212M500DGR - - 点击查看 点击购买

536AB212M500DGR概述

Standard Clock Oscillators Single Freq Low Jitter XO OE Pin 1

536AB212M500DGR规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
Standard Clock Oscillators
系列
Packaging
Box

文档预览

下载PDF文档
S i 5 3 5 / 5 36
R
EVISION
D
U
L T R A
L
O W
J
ITTER
C
RYSTAL
O
SCILLATOR
(XO)
Features
Available with select frequencies from
Available with LVPECL and
100 MHz to 312.5 MHz
LVDS outputs
3
rd
generation DSPLL
®
with superior
3.3 and 2.5 V supply options
Industry-standard 5 x 7 mm
jitter performance and high-power
package and pinout
supply noise rejection
Pb-free/RoHS-compliant
3x better frequency stability than
SAW-based oscillators
Si5602
Applications
Ordering Information:
See page 7.
10/40/100G data centers
10G Ethernet switches/routers
Fibre channel/SAS/storage
Enterprise servers
Networking
Telecommunications
Description
The Si535/536 XO utilizes Silicon Labs’ advanced DSPLL
®
circuitry to
provide an ultra low jitter clock at high-speed differential frequencies. Unlike a
traditional XO, where a different crystal is required for each output frequency,
the Si535/536 uses one fixed crystal to provide a wide range of output
frequencies. This IC based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low jitter clocks in noisy environments typically found in
communication systems. The Si535/536 IC based XO is factory programmed
at time of shipment, thereby eliminating long lead times associated with
custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si535
Functional Block Diagram
V
DD
CLK– CLK+
OE
1
6
V
DD
NC
2
5
CLK–
GND
3
4
CLK+
Si536
Fixed
Frequency
XO
100–312.5 MHz
DSPLL
®
Clock Synthesis
OE
GND
Rev. 1.2 5/16
Copyright © 2016 by Silicon Laboratories
Si535/536
DM642开发板VMD642_net例程解惑
学习DM642,开发板给的例程里有VMD642_net这么一个例程,我直接用网线把DM642网口与电脑网口连接,然后把程序烧写进板子用网络助手查看,没有数据传递!!:Cry:板子资料太少了,例程也没介绍, ......
六安飞雨 DSP 与 ARM 处理器
UnitedSiC(现已被 Qorvo收购)宣布推出行业先进的高性能 1200 V 第四代 SiC FET
Qorvo近日宣布推出新一代 1200V 碳化硅 (SiC) 场效应晶体管 (FET) 系列,该系列具有出色的导通电阻特性。全新UF4C/SC 系列 1200V 第四代 SiC FET 非常适用于主流的 800V 总线架构,这种架构常见 ......
兰博 能源基础设施
请教各位大大一个问题,如何在过滤驱动中判断出文件的拷贝动作?
小弟初学文件过滤驱动开发,看了一些书籍资料,好像 IRP_MJ 中对文件操作的功能号只有read和write, 那我如何能判断出文件操作的几个动作呢,比如拷贝,删除,移动等等。 万分 ......
zhang_shuai2005 嵌入式系统
什么是全局中断
什么是全局中断? 不是很理解...
duzhiming stm32/stm8
柔性线路板(FPC)压合辅材测试方法
  4.2 矽铝箔辅材测试: 4.2.1外观检验:表面平滑光洁、无龟裂、裂纹、颗粒、气泡、针孔及外来杂质 。 4.2.2厚度:千分尺测量,取五点进行测量, 读取数据并记录。 4.2.3尺寸:直尺或卷尺测 ......
探路者 PCB设计
BK3432 DC-DC外围参考原理图 BK3432 DC-DC外围参考原理图
BK3432 DC-DC外围参考原理图BK3432 DC-DC外围参考原理图 此内容由EEWORLD论坛网友无线大师原创,如需转载或用于商业用途需征得作者同意并注明出处 ...
无线大师 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2096  184  307  2603  2205  44  18  50  32  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved