电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

511EBA125M000AAG

产品描述Standard Clock Oscillators Single Frequency XO, OE Pin 1
产品类别无源元件   
文件大小651KB,共31页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

511EBA125M000AAG在线购买

供应商 器件名称 价格 最低购买 库存  
511EBA125M000AAG - - 点击查看 点击购买

511EBA125M000AAG概述

Standard Clock Oscillators Single Frequency XO, OE Pin 1

511EBA125M000AAG规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
Standard Clock Oscillators
频率
Frequency
125 MHz
频率稳定性
Frequency Stability
50 PPM
负载电容
Load Capacitance
15 pF
工作电源电压
Operating Supply Voltage
2.5 V
电源电压-最小
Supply Voltage - Min
2.25 V
电源电压-最大
Supply Voltage - Max
2.75 V
Output FormatLVPECL
端接类型
Termination Style
SMD/SMT
封装 / 箱体
Package / Case
7 mm x 5 mm
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 85 C
系列
Packaging
Tray
电流额定值
Current Rating
39 mA
类型
Type
Crystal Oscillator
占空比 - 最大
Duty Cycle - Max
52 %

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z TO
2 5 0 M H
Z
Features
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7, 3.2 x 5,
and 2.5 x 3.2 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
2.5x3.2mm
5x7mm and 3.2x5mm
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Si510/511
Rev. 1.3 12/17
Copyright © 2017 by Silicon Laboratories
【低功耗】满足低功耗FPGA需求,Actel推出5μW产品延长电池寿命
为了满足便携式应用对功耗的严苛要求,Actel公司宣布推出业界最低功耗的现场可编程门阵列(FPGA)--IGLOO系列。这个以Flash为基础的产品系列的静态功耗为5μW,是最接近竞争产品功耗的四分之一; ......
hangsky FPGA/CPLD
黑金ALTERA FPGA开发板交换黑金XILINX FPGA开发板
本人有一个全新的黑金ALTERA FPGA开发板 NIOS学生版,当初是想学来着,后来就没机会了,一直在那放着,防静电塑料袋和盒子、光盘都在呢。由于现在公司用的全是XILINX的芯片,因此想换一个XILINX ......
在学习的路上 淘e淘
Zigbee资料荟萃
1.802.15简介 2.Microchip ZigBee 协议栈更改版 3.Ti原版开发板说明 4.Zigbee毕业设计提纲 5.ZigBee概述 6.ZigBee技術規格與測試方案之發展 7.单极天线的PCB设计说明(new) 8.基于CC2430 ......
usb20c 嵌入式系统
F28335eZdsp 板子怎么和CCS5以上的版本连接?
F28335eZdsp 板子怎么和CCS5以上的版本连接? 俺的板子好多年木有用过了,现在装的是CCS6.12 似乎CCS不认识这块板子? ...
minjiang 微控制器 MCU
种草吗?最新的 STM32探索套件:简化物联网节点开发
ST最新推出了B-L4S5I-IOT01A STM32探索套件,传说可以简化物联网节点开发者面临的复杂软件的开发难题~如何简化?也许你能从这款套件的软硬件资源配置中找到答案。 往下看,看看这款套件 ......
EEWORLD社区 stm32/stm8
ADV7181的初始化
用FPGA对ADV7181进行初始化不了,但一样的程序一样的电路,在实验箱上没问题,在自己做的板子上就实现不了。自己做的板子上的ADV7181的8位输出波形和未初始化的一样,并且I2C总线端口还有连续的 ......
wzf105 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2412  733  2038  81  1250  7  25  6  39  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved