电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

535FC312M500DGR

产品描述Standard Clock Oscillators Single Frequency XO, OE Pin 2 (OE Pin 1 CMOS)
产品类别无源元件   
文件大小475KB,共12页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

535FC312M500DGR在线购买

供应商 器件名称 价格 最低购买 库存  
535FC312M500DGR - - 点击查看 点击购买

535FC312M500DGR概述

Standard Clock Oscillators Single Frequency XO, OE Pin 2 (OE Pin 1 CMOS)

535FC312M500DGR规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
Standard Clock Oscillators
系列
Packaging
Box

文档预览

下载PDF文档
S i 5 3 5 / 5 36
R
EVISION
D
U
L T R A
L
O W
J
ITTER
C
RYSTAL
O
SCILLATOR
(XO)
Features
Available with select frequencies from
Available with LVPECL and
100 MHz to 312.5 MHz
LVDS outputs
3
rd
generation DSPLL
®
with superior
3.3 and 2.5 V supply options
Industry-standard 5 x 7 mm
jitter performance and high-power
package and pinout
supply noise rejection
Pb-free/RoHS-compliant
3x better frequency stability than
SAW-based oscillators
Si5602
Applications
Ordering Information:
See page 7.
10/40/100G data centers
10G Ethernet switches/routers
Fibre channel/SAS/storage
Enterprise servers
Networking
Telecommunications
Description
The Si535/536 XO utilizes Silicon Labs’ advanced DSPLL
®
circuitry to
provide an ultra low jitter clock at high-speed differential frequencies. Unlike a
traditional XO, where a different crystal is required for each output frequency,
the Si535/536 uses one fixed crystal to provide a wide range of output
frequencies. This IC based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low jitter clocks in noisy environments typically found in
communication systems. The Si535/536 IC based XO is factory programmed
at time of shipment, thereby eliminating long lead times associated with
custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si535
Functional Block Diagram
V
DD
CLK– CLK+
OE
1
6
V
DD
NC
2
5
CLK–
GND
3
4
CLK+
Si536
Fixed
Frequency
XO
100–312.5 MHz
DSPLL
®
Clock Synthesis
OE
GND
Rev. 1.2 5/16
Copyright © 2016 by Silicon Laboratories
Si535/536
正负脉冲信号驱动MOSFET电路问题
在接负载时MOS管温度很高,大约40多度。有时候上电2个月也没问题,但是有时候不定哪天MOS管就坏掉了,很容易烧坏MOS管,请问这个电路需要怎么改进? ...
宝印819 模拟电子
传感器输出传输功能技巧
高质量的测压元件 (load cell) 可能会具有 2-mV/V 输出传输功能,其意味着您获得的每一伏特激励电压都要 ±2 mV 满量程输出信号。4.096V 激励电压和全传感器挠度条件下,最大输出为 ±8.192 mV ......
sairvee 模拟电子
什么是谐振与共振?它们都有哪些危害?
什么是谐振 & 共振?它们都有哪些危害?特斯拉称用它能将地球“一裂为二”? ...
aigtekatdz 测试/测量
Windows CE6.0下PS2接口的触屏驱动开发
请问各位高手,Windows CE6.0下触屏开发应该怎么办,还望各位高手指点迷津。...
yangfeng 嵌入式系统
quartus2学习教程
适合有学习经验想进一步系统详细学习的朋友,讲解quartus2的用法。...
wzh1231986 FPGA/CPLD
数码管显示问题 我是新手 问题估计很简单 先谢谢大家了 每帖必结
小弟刚学单片机 89c52 实验板的原理图已经传上来了 用74ls138 74ls47 芯片控制数码管 问题: 总共6个数码管 我想在第一个数码管显示0,过一秒后在第二个数码管显示1,再过一 ......
thinkz 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1724  2564  601  2556  2082  37  40  58  46  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved