电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

595CH19M4400DG

产品描述VCXO Oscillators VCXO; Diff/SE; Single Freq; 10-810 MHz
产品类别无源元件   
文件大小288KB,共15页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

595CH19M4400DG在线购买

供应商 器件名称 价格 最低购买 库存  
595CH19M4400DG - - 点击查看 点击购买

595CH19M4400DG概述

VCXO Oscillators VCXO; Diff/SE; Single Freq; 10-810 MHz

595CH19M4400DG规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
VCXO Oscillators
系列
Packaging
Tray

文档预览

下载PDF文档
R
EVISION
D
Si595
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10
TO
810 MH
Z
Features
Available with any-rate output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with
superior jitter performance
Internal fixed fundamental mode
crystal frequency ensures high
reliability and low aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating range
Si5602
Applications
Ordering Information:
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
FTTx
Clock recovery and jitter cleanup PLLs
FPGA/ASIC clock generation
See page 8.
Pin Assignments:
See page 7.
(Top View)
V
C
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Description
The Si595 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si595 is available with
any-rate output frequency from 10 to 810 MHz. Unlike traditional VCXOs,
where a different crystal is required for each output frequency, the Si595
uses one fixed crystal to provide a wide range of output frequencies. This IC-
based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides supply noise rejection, simplifying the task of generating low-jitter
clocks in noisy environments. The Si595 IC-based VCXO is factory-
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, tuning slope, and absolute pull range (APR).
Specific configurations are factory programmed at time of shipment, thereby
eliminating the long lead times associated with custom oscillators.
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10–810 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 1.3 12/17
Copyright © 2017 by Silicon Laboratories
Si595
晒WEBENCH设计的过程+为sigma 8653CEB3设计电源供电电路
需求:sigma design 8653CEB3 电源需求: 3.3V 2A 1.8V 2A 1.0V 2A 设计工具:WEBENCH 设计步骤如下: 第一步,添加负载,选择输出参数 163347 第二步,提交项目需求,等待设计生 ......
youzizhile 模拟与混合信号
逻辑器件的输入电压Vi是否可以比供电电压Vcc高?
本帖最后由 qwqwqw2088 于 2020-3-16 08:39 编辑 在使用逻辑芯片的时候,通常会有这个疑问, 这里就给大家简单介绍下在什么情况下输入电压Vin 可以比供电电压高? 当Vcc不上电的时候,是否 ......
qwqwqw2088 模拟与混合信号
DSP28027
我是刚学习DSP的新人,有问题需要请教,DSP的库文件在软件的什么地方?如何调用库??谢谢...
zhangxp 微控制器 MCU
制式、带宽、波特率/速率的关系
制式、带宽、波特率/速率的关系 3G、4G、5G只是一种制式?和通讯的速率没有必然关系?kbps、bit/s、Bps、buad/s等单位和多少G是不 同的概念?常说的多少G只是制式而速率或者波特 ......
QWE4562009 测试/测量
怎么批量命名(更改)元件名
如图,已经做好的板子要加几个电阻,有没有批量命名的方法,不影响原有元件 ...
二维码 PCB设计
protel99se进不去?
我新装了个protel99se,运行后,打开电路图时出现如下界面:...
ayong213 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1164  2705  2137  1102  1085  10  51  21  34  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved