电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

536EC000172DGR

产品描述Standard Clock Oscillators Single Frequency XO, OE Pin 2 (OE Pin 1 CMOS)
产品类别无源元件   
文件大小475KB,共12页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

536EC000172DGR在线购买

供应商 器件名称 价格 最低购买 库存  
536EC000172DGR - - 点击查看 点击购买

536EC000172DGR概述

Standard Clock Oscillators Single Frequency XO, OE Pin 2 (OE Pin 1 CMOS)

536EC000172DGR规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
Standard Clock Oscillators
系列
Packaging
Box

文档预览

下载PDF文档
S i 5 3 5 / 5 36
R
EVISION
D
U
L T R A
L
O W
J
ITTER
C
RYSTAL
O
SCILLATOR
(XO)
Features
Available with select frequencies from
Available with LVPECL and
100 MHz to 312.5 MHz
LVDS outputs
3
rd
generation DSPLL
®
with superior
3.3 and 2.5 V supply options
Industry-standard 5 x 7 mm
jitter performance and high-power
package and pinout
supply noise rejection
Pb-free/RoHS-compliant
3x better frequency stability than
SAW-based oscillators
Si5602
Applications
Ordering Information:
See page 7.
10/40/100G data centers
10G Ethernet switches/routers
Fibre channel/SAS/storage
Enterprise servers
Networking
Telecommunications
Description
The Si535/536 XO utilizes Silicon Labs’ advanced DSPLL
®
circuitry to
provide an ultra low jitter clock at high-speed differential frequencies. Unlike a
traditional XO, where a different crystal is required for each output frequency,
the Si535/536 uses one fixed crystal to provide a wide range of output
frequencies. This IC based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low jitter clocks in noisy environments typically found in
communication systems. The Si535/536 IC based XO is factory programmed
at time of shipment, thereby eliminating long lead times associated with
custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si535
Functional Block Diagram
V
DD
CLK– CLK+
OE
1
6
V
DD
NC
2
5
CLK–
GND
3
4
CLK+
Si536
Fixed
Frequency
XO
100–312.5 MHz
DSPLL
®
Clock Synthesis
OE
GND
Rev. 1.2 5/16
Copyright © 2016 by Silicon Laboratories
Si535/536
关于ARM DS-5 连接 Altera Cyclone V-SOC开发板的出现错误
关于ARM DS-5 连接 Altera Cyclone V-SOC开发板的出现错误 ...
snail_man FPGA/CPLD
PLC在步进电机驱动系统中的应用
本文用实例介绍了利用松下公司的 FPO型 PLC驱动步进电机 ,从而实现定位控制。...
frozenviolet 工业自动化与控制
【米尔MYB-YT507开发板试用体验】+编译体验中的一些问题
昨天搭建完环境之后,想要编译下自己需要的设备树,但是目前根据编译出的东西还不能启动了。下面说下我的编译过程。我搭建的是Ubuntu18.04版本的虚拟机。 623800 使用的文件是04_Sources ......
流行科技 国产芯片交流
ALTERA V5开发板可用PCIe例程
供PCIe初学研究用,altera研讨会资料。...
lfeng105 FPGA/CPLD
CAN通讯中不断配置邮箱,发送数据有没有问题?
本帖最后由 dontium 于 2015-1-23 13:34 编辑 我用的是28系列芯片,CAN通讯,发送数据很多,COB-ID也不一样,只用一个发送邮箱完成不同数据的发送,每次发送数据前,先要重新配置此邮箱的COB-I ......
yzb19860411 模拟与混合信号
2012UCOS新书推荐
卢有亮老师的《嵌入式实时操作系统μC/OS原理与实践》2012.2电子工业出版社出版优点有1.比较适合入门,对代码的讲解详细充分, 采用逐层深入,反复认证的方法,通过从数据结构到函数代码再到例程 ......
llpanda 实时操作系统RTOS

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2526  2126  2105  1798  391  30  47  34  39  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved