电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

536AC000292DG

产品描述Standard Clock Oscillators Single Frequency XO, OE Pin 2 (OE Pin 1 CMOS)
产品类别无源元件   
文件大小475KB,共12页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

536AC000292DG在线购买

供应商 器件名称 价格 最低购买 库存  
536AC000292DG - - 点击查看 点击购买

536AC000292DG概述

Standard Clock Oscillators Single Frequency XO, OE Pin 2 (OE Pin 1 CMOS)

536AC000292DG规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
Standard Clock Oscillators
系列
Packaging
Tray

文档预览

下载PDF文档
S i 5 3 5 / 5 36
R
EVISION
D
U
L T R A
L
O W
J
ITTER
C
RYSTAL
O
SCILLATOR
(XO)
Features
Available with select frequencies from
Available with LVPECL and
100 MHz to 312.5 MHz
LVDS outputs
3
rd
generation DSPLL
®
with superior
3.3 and 2.5 V supply options
Industry-standard 5 x 7 mm
jitter performance and high-power
package and pinout
supply noise rejection
Pb-free/RoHS-compliant
3x better frequency stability than
SAW-based oscillators
Si5602
Applications
Ordering Information:
See page 7.
10/40/100G data centers
10G Ethernet switches/routers
Fibre channel/SAS/storage
Enterprise servers
Networking
Telecommunications
Description
The Si535/536 XO utilizes Silicon Labs’ advanced DSPLL
®
circuitry to
provide an ultra low jitter clock at high-speed differential frequencies. Unlike a
traditional XO, where a different crystal is required for each output frequency,
the Si535/536 uses one fixed crystal to provide a wide range of output
frequencies. This IC based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low jitter clocks in noisy environments typically found in
communication systems. The Si535/536 IC based XO is factory programmed
at time of shipment, thereby eliminating long lead times associated with
custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si535
Functional Block Diagram
V
DD
CLK– CLK+
OE
1
6
V
DD
NC
2
5
CLK–
GND
3
4
CLK+
Si536
Fixed
Frequency
XO
100–312.5 MHz
DSPLL
®
Clock Synthesis
OE
GND
Rev. 1.2 5/16
Copyright © 2016 by Silicon Laboratories
Si535/536
德州仪器面向光谱分析的DLP技术
近紫外线 (UVA)(波长范围在363nm与420nm之间)应用情况下的DLP系统设计注意事项 这份应用报告仔细检查了某些散热、占空比、一般光学元件、一致性,以及高缩倍等设计注意事项。 查看更多内 ......
EEWORLD社区 TI技术论坛
求2410.pcb图,demo版也可以
谢谢各位大侠了...
chriswwl PCB设计
USB驱动程序中接受到数据但应用程序接收的数据全部为零,问题在什么地方?高手帮忙看看
USB驱动程序中接受到数据但应用程序接收的数据全部为零,问题在什么地方? 实际情况如下: 有一设备通过USB与主机通信。在主机上有该设备的USB驱动程序和实际应用程序: 驱动程序: ......
pcb27889967 嵌入式系统
如何把电池状态加到wince状态栏里
如何把电池状态加到wince状态栏里,最好是在驱动里做,应用程序也可以说下方法...
yusky13 嵌入式系统
Wifi -- 从速度看WiFi
本帖最后由 5525 于 2016-8-20 07:40 编辑 Wifi 包括802.11 a/b/g/n. 我们先看最简单的,802.11a. 从时间域上,802.11a的物理层分三块 黄:用来做同期用的preamble 红:长度,模式 ......
5525 FPGA/CPLD
锂电池保护电路和充电方案设计思路
一、电路参数 1、充电电源。如为USB电源,额定电压为5V。 2、确定使用电池的容量电压参数。如使用18650,可选锂电池 3.7V,容量2600mAh 3、负载参数 二、电路板功能要求 1、充电 ......
qwqwqw2088 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 225  1409  172  1735  2227  42  21  6  15  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved