电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PLL520-70DC

产品描述Low Phase Noise VCXO (9.5-65MHz)
文件大小221KB,共7页
制造商PLL (PhaseLink Corporation)
下载文档 选型对比 全文预览

PLL520-70DC概述

Low Phase Noise VCXO (9.5-65MHz)

文档预览

下载PDF文档
PLL520-80
Low Phase Noise VCXO (9.5-65MHz)
FEATURES
19MHz to 65MHz fundamental crystal input.
Output range: 9.5MHz – 65MHz
Complementary outputs: PECL or LVDS output.
Selectable OE Logic (enable high or enable low).
Available outputs: PECL, LVDS, or CMOS (High
Drive (30mA) or Standard Drive (10mA) output).
Integrated variable capacitors.
Supports 2.5V or 3.3V Power Supply.
Available in die form.
62 mil
DIE CONFIGURATION
OUTSEL0^
65 mil
OUTSEL1^
Reserved
VDD
VDD
VDD
VDD
N/C
(1550,1475)
17
16
25
24
23
22
21
20
19
18
GNDBUF
CMOS
LVDSB
PECLB
VDDBUF
VDDBUF
PECL
LVDS
OE_SEL^
XIN
XOUT
N/C
S2^
OE
CTRL
VCON
26
27
Die ID:
A2020-20C
15
28
14
13
29
12
DESCRIPTION
The PLL520-80 is a VCXO IC specifically designed to
work with fundamental crystals between 19MHz and
65MHz. The selectable divide by two feature extends
the operation range from 9.5MHz to 65MHz. It
requires very low current into the crystal resulting in
better overall stability. The OE logic feature allows
selection of enable high or enable low. Furthermore,
it provides selectable CMOS, PECL or LVDS outputs.
11
30
C502A
31
1
2
3
4
5
6
7
8
10
9
Reserved
Y
(0,0)
X
OUTPUT SELECTION AND ENABLE
OUT_SEL1*
(Pad 18)
0
0
1
1
OE_SELECT
(Pad 9)
0
OUT_SEL0*
(Pad 25)
0
1
0
1
OE_CTRL
(Pad 30)
0
1 (Default)
0 (Default)
1
Selected Output*
High Drive CMOS
Standard CMOS
LVDS
PECL (default)
State
Tri-state
Output enabled
Output enabled
Tri-state
DIE SPECIFICATIONS
Name
Size
Reverse side
Pad dimensions
Thickness
Value
62 x 65 mil
GND
80 micron x 80 micron
10 mil
BLOCK DIAGRAM
1 (Default)
OE
VCON
Oscillator
XIN
XOUT
Q
Q
S2
PLL520-80
Amplifier
w/
integrated
varicaps
Pads #9, #18 & #25: Bond to GND to set to “0”,
No connection results to “default” setting
through internal pull-up.
OE_CTRL: Logical states defined by PECL levels if OE_SELECT is “1”
Logical states defined by CMOS levels if OE_SELECT is “0”
OUTPUT FREQUENCY SELECTOR
S2
0
1(Default)*
Output
Input/2
Input
*Internally set to ‘Default’ through 60KΩ pull-up resistor
47745 Fremont Blvd., Fremont, California 94538 Tel (510) 492-0990 Fax (510) 492-0991
www.phaselink.com
Rev 011/09/04 Page 1
GNDBUF
GNDBUF
GND
GND
GND
GND
GND

PLL520-70DC相似产品对比

PLL520-70DC PLL520-70DI PLL520-80
描述 Low Phase Noise VCXO (9.5-65MHz) Low Phase Noise VCXO (9.5-65MHz) Low Phase Noise VCXO (9.5-65MHz)
工程实用的射频培训教程分享1
射频基础知识讲座 560645560646 560647 560648 560649 560650 560651 560652 560653 560654 560655 560656 ...
btty038 无线连接
LPC11U14下载程序的问题
我在使用11U14的芯片时,发现刚开始程序还可以下的进去,但是下几次之后就不行了,给调试造成了很大的困扰,检查了一下线是好的,有哪位大神知道是怎么回事啊? ...
Freya521 NXP MCU
TI自带的例程求解惑
28027的,仔细看了几遍TI的材料,觉得理解的还凑合,想拿TI的例程epwm_timer_interrupts练练手, 编译没问题,就是不进中断,不知哪里没弄对,很困惑,求大家帮忙看看,多谢多谢!...
carnationtea 微控制器 MCU
NUCLEO-L4R5 CubeMX生成的USB CDC不能识别解决办法
这个是最坑的一次,应该被坑过不只一次了 NUCLEO-L4R5或者其它NUCLEO-L4R5的板子应该都没有焊接高速晶振X2 但是使用STM32CubeMX创建的工程里默认是使用HSE作为时钟源的 这个USB配了无 ......
littleshrimp stm32/stm8
话说螺丝孔周围多大范围属于非布线区域呢?
还有继电器线圈处要加放电二极管(1N4148即可)这是为什么呢?:kiss: ...
jasminebilin PCB设计
Helper2416-40——Linux_Programing——System V IPC –共享内存
本帖最后由 yuanlai2010 于 2014-9-2 13:12 编辑 System V IPC –共享内存参与Helper2416开发板助学计划心得 这篇帖子主要是关于共享内存的学习心得。 共享内存的定义: 共享内存是由IP ......
yuanlai2010 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1030  1391  372  1771  1841  21  29  8  36  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved