电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PLL650-03

产品描述Low EMI Network LAN Clock
文件大小226KB,共6页
制造商PLL (PhaseLink Corporation)
下载文档 选型对比 全文预览

PLL650-03概述

Low EMI Network LAN Clock

文档预览

下载PDF文档
PLL650-03
Low EMI Network LAN Clock
FEATURES
PIN CONFIGURATION
XIN
XOUT/50MHz_OE*^
GND
VDD
50MHz/FS0*^
GND
50MHz/FS1*^
50MHz/FS2*
T
1
2
16
15
VDD
VDD
25MHz/100MHz
GND
GND
SDRAMx2
VDD
50MHz/SS0*
T
Full CMOS output swing with 40-mA output drive
capability. 25-mA output drive at TTL level.
Advanced, low power, sub-micron CMOS processes.
25MHz fundamental crystal or clock input.
4 outputs fixed at 50MHz with output disable, 1 output
selectable at 25MHz or 100MHz with output disable
SDRAM selectable frequencies of 66.6, 75, 83.3, 100MHz
(Double Drive Strength).
Spread spectrum technology selectable for EMI
reduction from
±0.5%, ±0.75%
center for SDRAM and
CPU.
Zero PPM synthesis error in all clocks.
Ideal for Network switches.
3.3V operation.
Available in 16-Pin 150mil SOIC
.
PLL 650-03
3
4
5
6
7
8
14
13
12
11
10
9
Note:
SDRAMx2: Double Drive strength.
T
: Tri-Level input ^: Internal pull-up
resistor *: Bi-directional pin (input value is latched upon power-up).
DESCRIPTION
The PLL 650-03 is a low cost, low jitter, and high
performance clock synthesizer. With PhaseLink’s
proprietary analog Phase Locked Loop techniques, the chip
accepts 25.0 MHz crystal, and produces multiple output
clocks for networking chips, PCI devices, SDRAM, and
ASICs.
FREQUENCY TABLE
FS0
0
0
1
1
FS1
0
1
0
1
SDRAM
100MHz
SST
83.3MHz
SST
75MHz
SST
66.6MHz
SST
FS2
0
M
1
Pin 14
25MHz
Disable
100MHz
SST
SST: SST modulation applied
BLOCK DIAGRAM
4
XIN
XOUT
XTAL
OSC
50MHz
(can be disabled)
Control
Logic
FS (0:3)
1
SDRAM (66.6, 75, 83.3, 100MHz)
1
25MHz/100 MHz
(can be disabled)
47745 Fremont Blvd., Fremont, California 94538 Tel (510) 492-0990 Fax (510) 492-0991
www.phaselink.com
Rev 09/03/04 Page 1

PLL650-03相似产品对比

PLL650-03 PLL650-03SC PLL650-03SI
描述 Low EMI Network LAN Clock Low EMI Network LAN Clock Low EMI Network LAN Clock
示波器交流耦合
请问,我用示波器测噪声时,打到交流耦合测试时,波形在0V以上,不是在0V上下波动,这是怎么回事? ...
萤火 模拟电子
有木PCB的QQ交流群?
论坛有没关于PCB的QQ交流群?这样有疑惑可以随时解决,各位有的话可以回帖给我~谢谢...
dirty PCB设计
急救需要汇编语言的N阶乘!新人初到散100分!
急救!现在有道题目是要求用汇编语言在dvcc上编出计算N阶乘的算法,要求N的范围在0-65535即输入数值在16位之类,要求程序在运行后提示输入范围内任意一数字,程序能显示该输入数值的阶乘的准确 ......
wanghuahua 嵌入式系统
最后一天!免费申请EVK-NINA-B400无线开发板
活动详情:https://bbs.eeworld.com.cn/elecplay/content/168 最后一天!!可以同时玩转蓝牙5.1,NFC和IEEE 802.15.4,对各种超低功耗的物联网(IoT)应用进行快速原型设计的EVK-NINA-B4 ......
okhxyyo 测评中心专版
micropython更新:2020.11
extmod/nimble/nimble.mk: Add -Wno-old-style-declaration. extmod/btstack/btstack.mk: Add -Wimplicit-fallthrough=0. tests/micropython/extreme_exc.py: Unlink alloc'd lists ......
dcexpert MicroPython开源版块
CCS simulator 可以仿真 ARM+DSP 的板子吗?
如题。我是在校大学生。毕设中遇到这个问题。比如OMAPL138 这板子能用CCSsimulator 仿真出来吗?老师不给板子啊。。只能软仿了。。谢谢各位大神给帮个忙吧。:)...
鲍德温 ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1109  1254  2659  664  872  23  26  54  14  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved