电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531HA1042M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1042MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531HA1042M00DG概述

CMOS/TTL Output Clock Oscillator, 1042MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531HA1042M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1042 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
LIS25BA倾角测量演示
做了过采样处理,因为是FPC转动时传感器会有很大晃动 如果固定在稳定的平台上实测效果非常好 447710 447712 447711 ...
littleshrimp MEMS传感器
新手问一个EVC很白痴的问题,给予100分
对话框上加了一个编辑框,定义这个编辑框的成员变量为m_now;再按扭里写了当前时间获取的代码SYSTEMTIME tm; GetSystemTime(&tm);但是怎么把tm的值赋给m_now啊,我做了好几种办法都不对,大 ......
bogedahan12 嵌入式系统
三月的第一份测评情报~
hello,大家好~年才刚过完,一转眼已经三月~2021年已经过完1/6. 管管我的月度总结还没上交,不知道要写啥,唯有感慨。要努力过好今天,珍惜每一天~这句话提醒自己,也送给大家~ 三月阳光明媚 ......
okhxyyo 测评中心专版
TI 高性能多核 DSP 的线性代数库
德州仪器 (TI) 与德州大学奥斯汀分校 (UT Austin) 成功将该校科学计算高密度线性代数库(libflame 库)移植至 TI TMS320C6678 多核数字信号处理器 (DSP),成为多内核创新的又一里程碑。该移植可 ......
Jacktang DSP 与 ARM 处理器
LED艺术:LED珠宝
来自:https://www.instructables.com/id/LED-Jewelry/ 452571 ...
dcexpert DIY/开源硬件专区
请教版主,关于fsmc功能地址复用功能的疑惑
版主你好,请问fsmc功能的地址总线复用是不是就对nor而言的,那个8位数据宽度设置是不是对nor是无效的,只能是16位或者32位。复用的时候模式是不是选择D模式...
wolf372103 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1195  2694  2712  270  846  15  27  58  11  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved