电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

535BC312M500DGR

产品描述Standard Clock Oscillators Single Frequency XO, OE Pin 2 (OE Pin 1 CMOS)
产品类别无源元件   
文件大小475KB,共12页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

535BC312M500DGR在线购买

供应商 器件名称 价格 最低购买 库存  
535BC312M500DGR - - 点击查看 点击购买

535BC312M500DGR概述

Standard Clock Oscillators Single Frequency XO, OE Pin 2 (OE Pin 1 CMOS)

535BC312M500DGR规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
Standard Clock Oscillators
系列
Packaging
Box

文档预览

下载PDF文档
S i 5 3 5 / 5 36
R
EVISION
D
U
L T R A
L
O W
J
ITTER
C
RYSTAL
O
SCILLATOR
(XO)
Features
Available with select frequencies from
Available with LVPECL and
100 MHz to 312.5 MHz
LVDS outputs
3
rd
generation DSPLL
®
with superior
3.3 and 2.5 V supply options
Industry-standard 5 x 7 mm
jitter performance and high-power
package and pinout
supply noise rejection
Pb-free/RoHS-compliant
3x better frequency stability than
SAW-based oscillators
Si5602
Applications
Ordering Information:
See page 7.
10/40/100G data centers
10G Ethernet switches/routers
Fibre channel/SAS/storage
Enterprise servers
Networking
Telecommunications
Description
The Si535/536 XO utilizes Silicon Labs’ advanced DSPLL
®
circuitry to
provide an ultra low jitter clock at high-speed differential frequencies. Unlike a
traditional XO, where a different crystal is required for each output frequency,
the Si535/536 uses one fixed crystal to provide a wide range of output
frequencies. This IC based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low jitter clocks in noisy environments typically found in
communication systems. The Si535/536 IC based XO is factory programmed
at time of shipment, thereby eliminating long lead times associated with
custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si535
Functional Block Diagram
V
DD
CLK– CLK+
OE
1
6
V
DD
NC
2
5
CLK–
GND
3
4
CLK+
Si536
Fixed
Frequency
XO
100–312.5 MHz
DSPLL
®
Clock Synthesis
OE
GND
Rev. 1.2 5/16
Copyright © 2016 by Silicon Laboratories
Si535/536
使用XTR106的位置检测电路
工业上应用的使用XTR106(XTR104)的位置检测电路。稍加改进即可应用在其他方面用作位置检测控制。 ...
daijun TI技术论坛
急急急 大4毕业设计开题报告
基于单片机的激光警戒系统设计,如题,麻烦好新人给点借鉴~查资料实在不好查,谢谢...
狗B您真帅 单片机
FPGA任意分频包括小数分频设计
本帖最后由 paulhyde 于 2014-9-15 09:23 编辑    赶快下载吧,很好的分频措施,可以做到任意整数分频,小数分频 ...
linhaiyy 电子竞赛
多线程问题
由于电脑上没有安装linux,请问以下程序的运行结果是什么?谢谢 #include #include #include #include #include pthread_mutex_t mutex = PTHREAD_MUTEX_INITIALIZER; int lock_ ......
xianzihua888 嵌入式系统
电赛--电能收集充电器
本帖最后由 paulhyde 于 2014-9-15 03:35 编辑 有没有人做过啊 ,想听听大家的意见,题目中说的Es和Ec说用稳压电源做,有点不理解,我用学生电源来做Es和Ec,电路的电流不变,不太理解,希望大 ......
yubinsuifeng 电子竞赛
晒WEBENCH设计的过程+5V 1A电源设计
我想设计一个12-42V输入,5V 1A输出的电源,用于工业仪器供电。 在TI的WEBENCH页面,选择电源设计。 166161 在其中输入设计参数。 166162 然后点击开始设计。稍作等待,会出现下面的界面。 ......
闲云潭影 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2382  1453  460  29  285  52  29  35  13  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved