电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB693M000DGR

产品描述LVPECL Output Clock Oscillator, 693MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MB693M000DGR概述

LVPECL Output Clock Oscillator, 693MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB693M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率693 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
工作了之后再上研究生是不是学费会高一些?
工作五年,想去读个研究生,想了解下工作后考研有什么注意事项?工作了之后再读研究生学费跟学生读研的学费一样吗?能差多少? 另外一般高校研究生会有多少社招比例? ...
wzsdc987 聊聊、笑笑、闹闹
这个资料谁下载到了?
56210 56211 去官网找,打不开了...
soso 微控制器 MCU
吐个槽,关于我的毕设
一晃都大四了,工作没找到称心,找我面试的都是各种培训机构让我交钱,学校还有个项目没有结,然后坑爹的毕设,本来想选个最简单的倒车雷达、电池检测这类可以糊弄的,不得不说老师还是很奸的, ......
kiroking 聊聊、笑笑、闹闹
随便说说,一家之言……
我马上就进入大三了,再过三四个月就要走向社会,不过在这之前好像还有个选择, 那就是考研,说实话,要考研的话,只要想考肯定是能考上的,不过,现在正在迷 茫中…… 一是、考上研究生 ......
libin200899 工作这点儿事
MSP430F149中断原理
pragma中断原理: 用TA1实现中断,TA1溢出中断实现LED闪烁,CCIFG中断实现PWM输出控制,有些函数直接拿来用,多余的部分懒得删除了,源代码如下(基于MSP430F149): #in ......
Aguilera 微控制器 MCU
TI公司好,我想申请块launchpad开发板
我是武昌理工学院的一名学生,目前在实验室搞电子设计培训,准备参加今年湖北省电子设计大赛培训,我已经学完了“第二季学习体验活动风暴来袭!”里面课程,并且通过了考试,可是还没收到可以花 ......
wdlm456 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 667  2221  2772  1749  1940  21  54  35  1  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved