电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NC737M000DGR

产品描述LVDS Output Clock Oscillator, 737MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NC737M000DGR概述

LVDS Output Clock Oscillator, 737MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NC737M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率737 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请教下大家不定大小的字模该怎么处理?
RT,需要在LCM上显示汉字数字(还可能有字母) 字模已经有了,不过是不定长的,例如"我"就比"1"大很多,"M"比"I"宽 uchar code char001={ xx字节的字模 }; uchar code char002={ oo字节的 ......
guang_84 嵌入式系统
霸气的蒸汽朋克坦克手机底座
本帖最后由 cardin6 于 2022-5-26 18:28 编辑 大多数iPhone底座都希望通过细腻简洁的设计与iPhone融为一体,然而对于那些机械控来说,或许这辆蒸汽朋克风格饿纯手工坦克底座才是他们所想要的 ......
cardin6 创意市集
可重构技术
可重构技术的基本特征和实现方法 (在多核处理器中的应用) 可重构多核处理器的发展现状...
zhutn 嵌入式系统
ATMEGA128内部参考电压准吗
用内部参考电压作为基准,AREF引脚上是电压的值嘛,测出来有2.7伏,是不是不准呀,AVR单片机都要引入片外基准电压吗?...
jayce Microchip MCU
疑惑:时钟初始化和协调问题
扒了扒 stm32启动的时候,在进入main函数之前,进入一个systemInit函数,进行时钟频率初始化等工作, 这个函数和 RCC_Config这个函数有什么不一样的吗?好像都是对时钟频率配置的啊, ......
craigtao stm32/stm8
晶振脚位发黑了,怎么办?
晶振脚位发黑是因为保存不当而出现晶振脚位氧化的情况,我们所看到的金属面位置有些许黑点,黑点正是因为金属部位与氧气接触,造成生锈的结果。   关于晶振的保存方法我们也不得不学着一些 ......
Aguilera 模拟与混合信号

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1788  2079  2808  955  1790  9  10  14  52  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved