电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EA626M000DGR

产品描述LVPECL Output Clock Oscillator, 626MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EA626M000DGR概述

LVPECL Output Clock Oscillator, 626MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EA626M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率626 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
线性光藕隔离放大器
线性光藕隔离放大器 ...
fighting 模拟电子
你的心理承受能力足够大吗?
这一组图片叫人类终极版 如果你没有足够的心理承受能力请不要随意乱点,否则万一有个三长两短,那就得不偿失了。 毕竟在我这种自以为看过《电锯惊魂》,《异形》之后便对世界万般畸形或者恐怖 ......
yaoyong 聊聊、笑笑、闹闹
PCB设计软件之Protel 99 SE和AD无铜孔及无铜槽设计
Protel 99 SE和AD无铜孔及无铜槽设计 直观做法一: 图片分析,焊盘想做成无铜孔,但需要焊盘。 反问,为何圈距离焊盘要有一定的距离呀?这个距离是0.2mm。我司采用干胶工艺,如没有0.2mm 的 ......
dengguoqiang PCB设计
【TI首届低功耗设计大赛】初试SHARP96记忆屏
本帖最后由 qiushenghua 于 2014-10-14 17:13 编辑 之前在TI申请过样片,然后TI把信息共享给了代理商深圳新晔,他们的应用工程师和销售工程师多次来电,要求上门拜访。在电话联系中,知道了 ......
qiushenghua 微控制器 MCU
招聘嵌入式驱动开发工程师
职位信息 · 工作性质:全职 · 工作地点:武汉 · 发布日期:2010/1/4 · 截止日期:2010/3/1 · 招聘人数:3 · 薪  水: · 工作经验:1-2年 ......
jeffer317 嵌入式系统
VS 2005向开发板部署空的工程,出现超大DLL问题
VS 2005新建一个C#智能设备工程。 我自己没有向里面添加代码。 然后调试编译部署到我的开发板。 选择的是我开发板sdk部署。 然后开始部署。奇怪,总是提示磁盘空间不足:错误 0x800 ......
bearmeng 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 137  1552  2182  1049  2016  1  31  28  3  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved