电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530UB448M000DG

产品描述CMOS/TTL Output Clock Oscillator, 448MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530UB448M000DG概述

CMOS/TTL Output Clock Oscillator, 448MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530UB448M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率448 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
嵌入式板块里的斑竹?
你好, 毕业之后,这两年一直呆在工厂,没有时间上网。所以eeworld也很少来了。 以前也不是搞这一块的,现在该行从事了这一行,发现eeworld也有这样一个板块,很开心!~只是奇怪的是,虽然 ......
lionedwolf 嵌入式系统
急!关于zigbee无线模块的问题
大家好,我现在正在做关于zigbee实现矿井管理的设计,我想问问在井下的节点中用S3C44B0X处理器和cc2420实现行吗?他们容易连接电路图吗?软件编程是不是很复杂啊?急需解决,谢谢!...
zhanggz02111 嵌入式系统
“我”终于找到家人了~~~
犀利哥离开精神病院感谢媒体 全新形象首度大曝光 http://player.youku.com/player.php/sid/XMTU2MDIzMzM2/v.swf...
open82977352 聊聊、笑笑、闹闹
只怪生活太残酷
我相信,《你要的太多》这篇文章在众多因为婚房而不能结合的80后的心里都撒了盐。 房子对绝大部分中国人来说,意味着安全感,也意味着生活品质。 我三年前在家里的支持下,在上海市中心买下 ......
unbj 聊聊、笑笑、闹闹
DAC输出接同轴线被拉低是怎么回事?
DAC输出的信号用示波器表笔直接测是没有问题的,但是一旦通过SMA端子接同轴线测试,整个的DAC输出就被拉低了,这是怎么回事? ...
jiajie270 模拟电子
用bc45编译时卡主了,请高手指点,谢谢
卡在这一步了:C:\BC45\BIN\MAKE -f TEST.MAK。界面上提示这个: ******************************************************************************* * uC ......
woshiyulei 实时操作系统RTOS

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2123  2102  1494  1525  2459  16  49  24  17  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved