电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RA479M000DGR

产品描述LVPECL Output Clock Oscillator, 479MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RA479M000DGR概述

LVPECL Output Clock Oscillator, 479MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RA479M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率479 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求问一个关于430AD采集的问题~~~
比如我想看程序执行了5s钟ADC12MEM0里一共采了多少个数~(也就是说5s钟AD采了多少个点) 用IAR 怎么看呢???? 可以看吗? ...
Ben讨厌苦咖啡 微控制器 MCU
什么是NOR flash启动方式?
什么是NOR flash启动方式?系统如何选择NOR flash启动方式?我用的是ADS开发环境。...
ling.wo 嵌入式系统
KiCad 9分钟速成教程
存的一份KiCad的教程,看到有很多网友有想要学习KiCad的需求,我传到大学堂上来啦。大家一起学习呀~有多少要学习和要用KiCad的网友,来举个手呀~ https://training.eeworld.com.cn/cours ......
ohahaha PCB设计
深圳市铭楠汇泰科技有限公司
深圳市铭楠汇泰科技有限公司是生产摄像机,监控摄像机,红外一体摄像,口香糖摄像机,数码录音笔,工作证摄像机,手表摄像机,MP4手表摄像机,太阳镜摄像机,插座声控摄像机,钥匙扣摄像机等最 ......
mnht27 FPGA/CPLD
做Wince和Mobile方面的底层和上层的软件开发的QQ 3号群68387065
欢迎相关人员加入...
nongjie66 嵌入式系统
老白零基础学bat-自动应答
很多时候有些命令需要我们输入Y/N,对于自动化的批处理来说怎么能够再去手动输入呢。 一下介绍几种自动应答的方式 1."Y/N"的自动应答 echo y|del *.*将y通过管道传递给del 2. 回车的自动应 ......
白丁 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 789  2908  2602  2479  1861  1  2  21  55  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved