电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CAT24WC02JITE13F

产品描述1K/2K/4K/8K/16K-Bit Serial E2PROM
文件大小506KB,共14页
制造商Catalyst
官网地址http://www.catalyst-semiconductor.com/
下载文档 全文预览

CAT24WC02JITE13F概述

1K/2K/4K/8K/16K-Bit Serial E2PROM

文档预览

下载PDF文档
CAT24WC01/02/04/08/16
1K/2K/4K/8K/16K-Bit Serial EEPROM
FEATURES
I
400 kHz I
2
C Bus Compatible*
I
1.8 to 5.5Volt Operation
I
Low Power CMOS Technology
I
Write Protect Feature
I
Self-Timed Write Cycle with Auto-Clear
I
1,000,000 Program/Erase Cycles
I
100 Year Data Retention
I
8-pin DIP, SOIC, TSSOP and MSOP packages
- "Green" package option available
I
Commercial, Industrial, Automotive and
— Entire Array Protected When WP at V
IH
I
Page Write Buffer
Extended Temperature Ranges
DESCRIPTION
The CAT24WC01/02/04/08/16 is a 1K/2K/4K/8K/16K-
bit Serial CMOS EEPROM internally organized as 128/
256/512/1024/2048 words of 8 bits each. Catalyst’s
advanced CMOS technology substantially reduces de-
vice power requirements. The the CAT24WC01/02/04/
08/16 feature a 16-byte page write buffer. The device
operates via the I
2
C bus serial interface, has a special
write protection feature, and is available in 8-pin DIP,
SOIC, TSSOP and MSOP packages.
PIN CONFIGURATION
DIP Package (P, L, GL)
A0
A1
A2
VSS
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
BLOCK DIAGRAM
SOIC Package (J, W, GW)
EXTERNAL LOAD
A0
A1
A2
VSS
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
5020 FHD F01
DOUT
ACK
VCC
VSS
WORD ADDRESS
BUFFERS
SENSE AMPS
SHIFT REGISTERS
COLUMN
DECODERS
TSSOP Package (U, Y, GY)
MSOP Package (R, Z, GZ)
A0
A1
A2
VSS
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
(MSOP and TSSOP available for CAT24WC01,
CAT24WC02 and CAT24WC04 only)
SDA
VCC
WP
SCL
SDA WP
START/STOP
LOGIC
A0
A1
A2
VSS
1
2
3
4
8
7
6
5
XDEC
CONTROL
LOGIC
E
2
PROM
PIN FUNCTIONS
Pin Name
A0, A1, A2
SDA
SCL
WP
V
CC
V
SS
Function
Device Address Inputs
Serial Data/Address
Serial Clock
Write Protect
+1.8V to +5.5V Power Supply
Ground
SCL
A0
A1
A2
STATE COUNTERS
SLAVE
ADDRESS
COMPARATORS
HIGH VOLTAGE/
TIMING CONTROL
DATA IN STORAGE
* Catalyst Semiconductor is licensed by Philips Corporation to carry the I
2
C Bus Protocol.
© 2005 by Catalyst Semiconductor, Inc.
Characteristics subject to change without notice
1
Doc. No. 1022, Rev. N
[BB方案提交]机器视觉循迹避障小车
...
youki12345 DSP 与 ARM 处理器
LM3S8962的TIMER
各位请进。。。 最近做东本用到了8962的TIMER模块。。。。 仔细研究了一下。下面是总结的。请评估一下。 同时纠正一下ZLG所翻译的timer数据手册上面有一个小小的错误,就是在运行控制 ......
shilaike 微控制器 MCU
参加线下论坛活动演讲半导体 5G的演变测试
434771434770434769434768434767434766434765434764434763434762434761434753434752434751434750434749434748434747434746434745434772 此内容由EEWORLD论坛网友btty038原创,如需转载或用 ......
btty038 无线连接
Turbo码的DSP和FPGA实现之比较
Turbo码以其优异的纠错性能,在移动通信系统中倍受重视。为了能在工程实践中更准确地控制信号处理所需要的时间,更有效地优化硬件资源的分配布局,选择以哪种方式实现Turbo码成为引人关注的问 ......
Aguilera 微控制器 MCU
关于这次动手八月活动
这次动手八月初次搞活动,谢谢论坛的大力支持,还要感谢广大网友的鼎力相助,活动接近尾声,也怪我这组织者好多事情没说清楚,所以活动至此也暴露不少问题:1、多少有些文不对题,要求做成工具 ......
DIAG DIY/开源硬件专区
如何实现视频叠加
在单片机中如何实现视频叠加,在原有摄像的基础上添加字符,怎样实现?谢谢前辈指点~...
muziyao520 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2275  2241  346  79  2042  46  7  2  42  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved