电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UA1059M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1059MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531UA1059M00DG概述

CMOS/TTL Output Clock Oscillator, 1059MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UA1059M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1059 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
OP07调零
最近小弟在调试OP07,可是第一步调零过程就很不稳定,不知道为何。有的时候可以到0,但有时候只能到200mv左右。电路是根据OP07说明书改的,据朋友说,调零端应该接在-12v处,所以我的电路图就是 ......
yanzhao1983 模拟电子
关于LVDS接收的随机问题,请教大家
QUARTUS自带的ALTLVDS接收模块,以前跑得很稳定,但最近的一批板卡出了问题,有一块AD芯片的数据接收存在一些错误数据。目前其他同事已调试出稳定版本,但修改其他无关内容编译后偶尔又会出问题 ......
eeleader FPGA/CPLD
802.11n 还可以这么学
无线的学习,多又巨,咋办?? 你只需要关注 这么几点即可 DAC -> RF -> antenna -> AMP -> ADC, 是个无线 这个必须有 FFT iFFT 时间域和频率域的转换 加入冗余,FEC Mapping,调制 ......
5525 无线连接
好奇问问在北京的还能看到那种两轮电动平衡车么?
刚刚看到关于产品设计副总裁道格·菲尔德已从苹果公司离职加盟特斯拉的新闻,想到了道格曾经参与设计的赛格威两轮电动平衡车,08年奥运中国好像买了不少,请问在北京的现在还拿看到这些车在用么 ......
wangfuchong 聊聊、笑笑、闹闹
【Altera SoC】从FPGA启动系统
本帖最后由 chenzhufly 于 2015-2-22 14:53 编辑 链接地址:http://www.alterawiki.com/wiki/SocBootFromFPGA SocBootFromFPGA 1 Introduction 2 Prerequisites 3 Overvie ......
chenzhufly FPGA/CPLD
基于LM331和单片机的压力数据采集
基于LM331和单片机的压力数据采集基于LM331和单片机的压力数据采集...
chejvzi 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2234  265  1110  323  2766  58  29  50  20  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved