电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CAT24WC6665LIT2C

产品描述64K-bit I2C Serial EEPROM with Partial Array Write Protection
文件大小144KB,共13页
制造商Catalyst
官网地址http://www.catalyst-semiconductor.com/
下载文档 全文预览

CAT24WC6665LIT2C概述

64K-bit I2C Serial EEPROM with Partial Array Write Protection

文档预览

下载PDF文档
CAT24WC66
64K-bit I
2
C Serial EEPROM with Partial Array Write Protection
FEATURES
400kHz I
2
C Bus
1.8V to 5.5V supply voltage range
Cascadable for up to eight devices
32-byte page write buffer
Self-timed write cycle with auto-clear
Schmitt trigger inputs for noise protection
Write protection
Top 1/4 array protected when WP at V
IH
1,000,000 program/erase cycles
100 year data retention
Industrial and automotive temperature ranges
RoHS-compliant packages
DESCRIPTION
The CAT24WC66 is a 64K-bit Serial CMOS EEPROM
internally organized as 8192 words of 8 bits each.
Catalyst’s advanced CMOS technology substantially
reduces device power requirements. The CAT24WC66
features a 32-byte page write buffer. The device
operates via the I
2
C bus serial interface and is
available in 8-pin DIP or 8-pin SOIC packages.
For Ordering Information details, see page 12.
PIN CONFIGURATION
DIP Package (L)
A0
A1
A2
VSS
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
SOIC Package (W, X)
A0
A1
A2
VSS
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
FUNCTIONAL SYMBOL
VCC
SCL
A2, A1, A0
WP
CAT24CW66
SDA
PIN FUNCTION
Pin Name
A0, A1, A2
SDA
SCL
WP
V
CC
V
SS
Function
Device Address Inputs
Serial Data/Address
Serial Clock
Write Protect
Power Supply
Ground
VSS
* Catalyst Semiconductor is licensed by Philips Corporation to carry
the I2C Bus Protocol.
© 2006 Catalyst Semiconductor, Inc.
Characteristics subject to change without notice
1
Doc. No. 1037 Rev. J
分享第八届飞思卡尔东北赛电磁一等奖比赛程序
本帖最后由 paulhyde 于 2014-9-15 03:39 编辑 特大喜讯: 本人参加过第八届飞思卡尔智能车大赛,在历时将近7个月的比赛过程中收获到很多很多。包括一项完整系统的成型和调试,最终才能取 ......
廖天一阁主 电子竞赛
zigbee物理层(802.15.4 PHY)软件模型
本人参照802.15.4规范设计的物理层状态图。 64779...
kata 无线连接
能否整理一些cortex专题资源
现在cortex大概是嵌入系统里面最火爆的技术了吧 前一阵子论坛举办了cortex资源上传活动,看到下载中心搜集了好多这方面的资源 那么能否请大神们把这些资源分门别类整理成专题呢?这样便于 ......
maaofei 下载中心专版
求助帖:DE10教程demo HPS to FPGA生成.h头文件问题
在官网下载的用户手册第七章中,在版本16.1的Quartusii中Qsys工具中产生了sopc之后,需要用generate_hps_qsys_header.sh脚本,但是一直报错,百思不得其解。btw, 环境变量下的path已经添加了~\q ......
邓小力 FPGA/CPLD
AVR学习
老师让我学AVR meg8 或meg16的单片机,我什么也不懂,该从哪里开始啊?谢谢...
金戈 Microchip MCU
08-09欧洲冠军杯 冠军猜猜猜 精彩大奖等你拿 1/4第一阶段开始咯
16484 1/4决赛 第一阶段 时间:2009年4月8日—16日 评选公布时间:2009年4月20日 奖品设置: 从猜中网友中按猜中比率优先次序抽取获奖者;每日金评奖按照网友评论抽取每日最佳评论 ......
银座水王 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 898  237  2214  1749  2374  6  38  53  31  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved