电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

535EC100M000DG

产品描述Standard Clock Oscillators Single Freq Low Jitter XO OE Pin 2
产品类别无源元件   
文件大小475KB,共12页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

535EC100M000DG在线购买

供应商 器件名称 价格 最低购买 库存  
535EC100M000DG - - 点击查看 点击购买

535EC100M000DG概述

Standard Clock Oscillators Single Freq Low Jitter XO OE Pin 2

535EC100M000DG规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
Standard Clock Oscillators
系列
Packaging
Tray

文档预览

下载PDF文档
S i 5 3 5 / 5 36
R
EVISION
D
U
L T R A
L
O W
J
ITTER
C
RYSTAL
O
SCILLATOR
(XO)
Features
Available with select frequencies from
Available with LVPECL and
100 MHz to 312.5 MHz
LVDS outputs
3
rd
generation DSPLL
®
with superior
3.3 and 2.5 V supply options
Industry-standard 5 x 7 mm
jitter performance and high-power
package and pinout
supply noise rejection
Pb-free/RoHS-compliant
3x better frequency stability than
SAW-based oscillators
Si5602
Applications
Ordering Information:
See page 7.
10/40/100G data centers
10G Ethernet switches/routers
Fibre channel/SAS/storage
Enterprise servers
Networking
Telecommunications
Description
The Si535/536 XO utilizes Silicon Labs’ advanced DSPLL
®
circuitry to
provide an ultra low jitter clock at high-speed differential frequencies. Unlike a
traditional XO, where a different crystal is required for each output frequency,
the Si535/536 uses one fixed crystal to provide a wide range of output
frequencies. This IC based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low jitter clocks in noisy environments typically found in
communication systems. The Si535/536 IC based XO is factory programmed
at time of shipment, thereby eliminating long lead times associated with
custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si535
Functional Block Diagram
V
DD
CLK– CLK+
OE
1
6
V
DD
NC
2
5
CLK–
GND
3
4
CLK+
Si536
Fixed
Frequency
XO
100–312.5 MHz
DSPLL
®
Clock Synthesis
OE
GND
Rev. 1.2 5/16
Copyright © 2016 by Silicon Laboratories
Si535/536
服务器与客户机关系
各位大神,请假一下,比如我的设备是服务器,电脑上软件是客户机,那电脑IP、软件TP、设备IP是什么关系,反过来,设备是客户端、电脑是服务器的时候呢,他们关系到底是什么...
刘木木 无线连接
三极管搭建宽带差分放大器有哪些常见的电路结构可以参考呢?
想用3904,3906这样的三极管搭一个DC~100MHZ带宽(0.2Vpp下)增益5倍的差分宽带放大器,哪些电路构架比较合适呢? ...
飞鸿浩劫 模拟电子
【答题有奖】赛灵思工业与医疗专题有奖问答
活动名称:读专题 赢大奖!      Xilinx工业与医疗专题,赢取USB加热杯垫! 活动时间:08月23日-09月30日 活动奖品:USB加热杯垫 94776 活动形式: Step 1 读专题 ......
EEWORLD社区 FPGA/CPLD
把mv级别的差分信号放大成V级别
各位老师,请问下,我想把一个mv量级的差分信号放大成V量级供AD采集,这个电路设计的难度?应该怎么设计? ...
萤火 模拟电子
wince 5.0系统启动
我用的是ARM 的板子,cpu是pxa270的,自己做的内核,烧写完内核后,在CRT上只是显示白光,不能进入CE系统。通过串口可以看出系统可以启动,不知道为什么不能进入系统?麻烦大家帮忙分析下原 ......
河马 嵌入式系统
太阳能相机挂带,随时随地给你的相机充电
5142751428我们外出拍照的时候是不是经常遇到相机没电的时候呢?有了这款太阳能充电挂带就方便多了,只要有亮光,我们就可以随时随地给相机充电,当然在太阳下面效果更好。它的原理就是在相机挂 ......
xyh_521 能源基础设施

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2710  1187  2042  322  1321  12  17  34  31  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved