电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CAT25C32PSE-1.8TE13

产品描述64K 8K x 8 Battery-Voltage CMOS E2PROM
产品类别配件   
文件大小71KB,共11页
制造商Catalyst
官网地址http://www.catalyst-semiconductor.com/
下载文档 全文预览

CAT25C32PSE-1.8TE13概述

64K 8K x 8 Battery-Voltage CMOS E2PROM

文档预览

下载PDF文档
CAT25C32/64
32K/64K-Bit SPI Serial CMOS EEPROM
FEATURES
s
10 MHz SPI compatible
s
1.8 to 6.0 volt operation
s
Hardware and software protection
s
Low power CMOS technology
s
SPI modes (0,0 &1,1)
s
Commercial, industrial and automotive
s
1,000,000 program/erase cycles
s
100 year data tetention
s
Self-timed write cycle
H
GEN
FR
ALO
EE
LE
A
D
F
R
E
E
TM
s
8-pin DIP/SOIC, 14-pin TSSOP and 20-pin
TSSOP
s
64-Byte page write buffer
s
Block write protection
temperature ranges
– Protect 1/4, 1/2 or all of EEPROM array
DESCRIPTION
The CAT25C32/64 is a 32K/64K-Bit SPI Serial CMOS
EEPROM internally organized as 4Kx8/8Kx8 bits.
Catalyst’s advanced CMOS Technology substantially
reduces device power requirements. The CAT25C32/
64 features a 64-byte page write buffer. The device
operates via the SPI bus serial interface and is enabled
though a Chip Select (CS). In addition to the Chip Select,
the clock input (SCK), data in (SI) and data out (SO) are
required to access the device. The
HOLD
pin may be
used to suspend any serial communication without
resetting the serial sequence. The CAT25C32/64 is
designed with software and hardware write protection
features including Block write protection. The device is
available in 8-pin DIP, 8-pin SOIC, 14-pin TSSOP and
20-pin TSSOP packages.
PIN CONFIGURATION
DIP Package (P, L)
CS
SO
WP
VSS
1
2
3
4
8
7
6
5
VCC
HOLD
SCK
SI
SOIC Package (S, V)
CS
SO
WP
VSS
1
2
3
4
8
7
6
5
VCC
HOLD
SCK
SI
TSSOP Package (U14, Y14)
CS
SO
NC
NC
NC
WP
V
SS
TSSOP Package (U20, Y20)
NC
CS
SO
SO
NC
NC
WP
V
SS
NC
NC
1
2
3
4
5
6
7
14
13
12
11
10
9
8
VCC
HOLD
NC
NC
NC
SCK
SI
BLOCK DIAGRAM
SENSE AMPS
SHIFT REGISTERS
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
NC
VCC
HOLD
HOLD
NC
NC
SCK
SI
NC
NC
WORD ADDRESS
BUFFERS
COLUMN
DECODERS
PIN FUNCTIONS
Pin Name
Function
Serial Data Output
Serial Clock
Write Protect
+1.8V to +6.0V Power Supply
Ground
Chip Select
Serial Data Input
Suspends Serial Input
No Connect
SO
SI
CS
WP
HOLD
SCK
I/O
CONTROL
SPI
CONTROL
LOGIC
BLOCK
PROTECT
LOGIC
CONTROL LOGIC
SO
XDEC
E
2
PROM
ARRAY
SCK
WP
V
CC
V
SS
DATA IN
STORAGE
HIGH VOLTAGE/
TIMING CONTROL
STATUS
REGISTER
CS
SI
HOLD
NC
© 2004 by Catalyst Semiconductor, Inc.
Characteristics subject to change without notice
Doc No. 1001, Rev. G
msp430
msp430的smclk是输出3.3V的方波吗?我怎么测得连500mv都不到啊?...
g200407331 微控制器 MCU
阿凡达搞笑评论
我为我弟感到自豪 —— 阿凡提 阿凡达--暗夜精灵部落里发生的一段关于“神雕侠侣”的故事。 —— 林静波 阿凡达的世界就是一外星版的Communist主义社会,满大街跑得什么东西都带数据线, ......
shuangshumei 聊聊、笑笑、闹闹
07.18一周好资源~
编程语言 Keeloq编解码例程 elisp参考手册 VC6精简版MSDN qsys设计教程 C Primer 第三版 超清书签版 嵌入式处理器 Jlink V8 2012固件 STM32F407的固件包,里面有各种库函数 手把手盘 ......
okhxyyo 下载中心专版
实验室翻出来一个古董,求鉴定!
实验室最近翻出来一个古董级的CPLD(谢谢一楼~ 嘻嘻)~~ 大家帮我看看是干什么用的啊 最好能告诉我值多少钱~~~ 娃哈哈哈哈哈! 见图 54381 54382 54383 54384 54385 54386 对不 ......
某某人 FPGA/CPLD
在安卓中使用java.net的问题
我在学安卓,看一本书,照着例子做。 有一个网络的例子,做不出来。 这个例子是这样的: (1)、AndroidManifest.xml添加了权限: (2)、布局文件里有一个文本框,两个编辑框,一个按钮 ......
chenbingjy Linux开发
PSPice仿真问题
本帖最后由 powered 于 2015-1-17 15:04 编辑 以下为我的PSPice闭环仿真,但是一直仿真仿不出来PWM波呢,麻烦知道的帮我看看吧 ...
powered 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1097  1153  238  940  2299  20  4  28  23  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved