电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CAT25C64VSETE13

产品描述64K 8K x 8 Battery-Voltage CMOS E2PROM
产品类别配件   
文件大小71KB,共11页
制造商Catalyst
官网地址http://www.catalyst-semiconductor.com/
下载文档 全文预览

CAT25C64VSETE13概述

64K 8K x 8 Battery-Voltage CMOS E2PROM

文档预览

下载PDF文档
CAT25C32/64
32K/64K-Bit SPI Serial CMOS EEPROM
FEATURES
s
10 MHz SPI compatible
s
1.8 to 6.0 volt operation
s
Hardware and software protection
s
Low power CMOS technology
s
SPI modes (0,0 &1,1)
s
Commercial, industrial and automotive
s
1,000,000 program/erase cycles
s
100 year data tetention
s
Self-timed write cycle
H
GEN
FR
ALO
EE
LE
A
D
F
R
E
E
TM
s
8-pin DIP/SOIC, 14-pin TSSOP and 20-pin
TSSOP
s
64-Byte page write buffer
s
Block write protection
temperature ranges
– Protect 1/4, 1/2 or all of EEPROM array
DESCRIPTION
The CAT25C32/64 is a 32K/64K-Bit SPI Serial CMOS
EEPROM internally organized as 4Kx8/8Kx8 bits.
Catalyst’s advanced CMOS Technology substantially
reduces device power requirements. The CAT25C32/
64 features a 64-byte page write buffer. The device
operates via the SPI bus serial interface and is enabled
though a Chip Select (CS). In addition to the Chip Select,
the clock input (SCK), data in (SI) and data out (SO) are
required to access the device. The
HOLD
pin may be
used to suspend any serial communication without
resetting the serial sequence. The CAT25C32/64 is
designed with software and hardware write protection
features including Block write protection. The device is
available in 8-pin DIP, 8-pin SOIC, 14-pin TSSOP and
20-pin TSSOP packages.
PIN CONFIGURATION
DIP Package (P, L)
CS
SO
WP
VSS
1
2
3
4
8
7
6
5
VCC
HOLD
SCK
SI
SOIC Package (S, V)
CS
SO
WP
VSS
1
2
3
4
8
7
6
5
VCC
HOLD
SCK
SI
TSSOP Package (U14, Y14)
CS
SO
NC
NC
NC
WP
V
SS
TSSOP Package (U20, Y20)
NC
CS
SO
SO
NC
NC
WP
V
SS
NC
NC
1
2
3
4
5
6
7
14
13
12
11
10
9
8
VCC
HOLD
NC
NC
NC
SCK
SI
BLOCK DIAGRAM
SENSE AMPS
SHIFT REGISTERS
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
NC
VCC
HOLD
HOLD
NC
NC
SCK
SI
NC
NC
WORD ADDRESS
BUFFERS
COLUMN
DECODERS
PIN FUNCTIONS
Pin Name
Function
Serial Data Output
Serial Clock
Write Protect
+1.8V to +6.0V Power Supply
Ground
Chip Select
Serial Data Input
Suspends Serial Input
No Connect
SO
SI
CS
WP
HOLD
SCK
I/O
CONTROL
SPI
CONTROL
LOGIC
BLOCK
PROTECT
LOGIC
CONTROL LOGIC
SO
XDEC
E
2
PROM
ARRAY
SCK
WP
V
CC
V
SS
DATA IN
STORAGE
HIGH VOLTAGE/
TIMING CONTROL
STATUS
REGISTER
CS
SI
HOLD
NC
© 2004 by Catalyst Semiconductor, Inc.
Characteristics subject to change without notice
Doc No. 1001, Rev. G
安全芯片能否保证芯片安全?
不可否认,在所有技术引发的矛盾当中,IP(知识产权)保护始终是一件令人不安和焦虑的事情。如果我期望在电子市场购买几款不同牌子相同功能的便携消费设备,最有可能的一种情况是买到一些不同的 ......
jek9528 工业自动化与控制
新手学习PCB
最近由于需要 在学习PCB,希望能够在这里学到更多的知识 我也会把我的资料及时的和大家进行分享 好久没有来到我们电子工程世界了 希望在这样一个大家庭我们能够共同的进步 ...
zhouweifeng919 PCB设计
基于GD32F450的图标式多功能应用系统设计(2)
接上一贴 317235 图7 乐曲播放界面 317236 图8 生肖纪年电子时钟界面(方式1) 317237 图9 生肖纪年电子时钟界面(方式2) 317238 图10基于A/D采集的心率检测 317239 图11 ......
jinglixixi stm32/stm8
我用IAR往CC2530中烧程序,我想增加个自己的配置文件,存放一些配置信息,如何增加?
我用IAR往CC2530中烧程序,我想增加个自己的配置文件,存放一些配置信息,如何增加?谢谢!刚接触IAR,望大神指教! ...
柏木白 无线连接
【招聘】济南高新区集成电路公司招聘
RF/模拟电路设计工程师 (2名)职位描述 1、负责RF模拟与混合信号IC的设计工作,电路结构确定、仿真和验证 2、设计版图布局,并协助版图工程师进行版图设计,确保版图达到电路设计的要求 ......
uwb11n 求职招聘
FPGA助力芯片成本降低,ASIC会否坐以待毙?
FPGA(现场可编程逻辑器件)产品近几年的演进趋势越来越明显:一方面,FPGA供应商致力于采用当前最先进的工艺来提升产品的性能,降低产品的成本;另一方面,越来越多的通用IP(知识产权)或客户 ......
interview FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1611  520  2823  2059  1453  38  32  16  15  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved