电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SI5341B-D06666-GM

产品描述Clock Generators & Support Products Ultra Low-Jitter, 10-Output, Any Frequency (<350MHz), Any Output, Clock Generator
产品类别半导体    模拟混合信号IC   
文件大小5MB,共53页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

SI5341B-D06666-GM在线购买

供应商 器件名称 价格 最低购买 库存  
SI5341B-D06666-GM - - 点击查看 点击购买

SI5341B-D06666-GM概述

Clock Generators & Support Products Ultra Low-Jitter, 10-Output, Any Frequency (<350MHz), Any Output, Clock Generator

SI5341B-D06666-GM规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
Clock Generators & Support Products

文档预览

下载PDF文档
Si5341/40 Rev D Data Sheet
Low-Jitter, 10 or 4-Output, Any-Frequency, Any-Output Clock
Generator
The any-frequency, any-output Si5341/40 clock generators combine a wide-band PLL
with proprietary MultiSynth
fractional synthesizer technology to offer a versatile and
high performance clock generator platform. This highly flexible architecture is capable
of synthesizing a wide range of integer and non-integer related frequencies up to 1
GHz on 10 differential clock outputs while delivering sub-100 fs rms phase jitter per-
formance with 0 ppm error. Each of the clock outputs can be assigned its own format
and output voltage enabling the Si5341/40 to replace multiple clock ICs and oscillators
with a single device making it a true "clock tree on a chip."
The Si5341/40 can be quickly and easily configured using ClockBuilderPro software.
Custom part numbers are automatically assigned using a
ClockBuilder Pro
for fast,
free, and easy factory pre-programming or the Si5341/40 can be programmed via I2C
and SPI serial interfaces.
KEY FEATURES
• Generates any combination of output
frequencies from any input frequency
• Ultra-low jitter of 90 fs rms
• Input frequency range:
• External crystal: 25 to 54 MHz
• Differential clock: 10 to 750 MHz
• LVCMOS clock: 10 to 250 MHz
• Output frequency range:
• Differential: 100 Hz to 1028 MHz
• LVCMOS: 100 Hz to 250 MHz
• Highly configurable outputs compatible with
LVDS, LVPECL, LVCMOS, CML, and HCSL
with programmable signal amplitude
• Si5341: 4 input, 10 output, 64-QFN 9x9 mm
• Si5340: 4 input, 4 output, 44-QFN 7x7 mm
Applications:
• Clock tree generation replacing XOs, buffers, signal format translators
• Any-frequency clock translation
• Clocking for FPGAs, processors, memory
• Ethernet switches/routers
• OTN framers/mappers/processors
• Test equipment and instrumentation
• Broadcast video
25-54 MHz XTAL
XA
4 Input
Clocks
IN0
IN1
IN2
OSC
÷INT
÷INT
÷INT
PLL
XB
MultiSynth
MultiSynth
MultiSynth
MultiSynth
MultiSynth
÷INT
÷INT
÷INT
÷INT
÷INT
÷INT
Zero Delay
OUT0
OUT1
Si5340
Up to 10
Output Clocks
OUT2
OUT3
OUT4
OUT5
OUT6
OUT7
Si5341
OUT8
OUT9
FB_IN
Status Flags
I2C / SPI
÷INT
Status Monitor
Control
NVM
÷INT
÷INT
÷INT
÷INT
silabs.com
| Smart. Connected. Energy-friendly.
Rev. 1.0
vxworks 广播数据包
控创的单扳机,扩展为双网卡(fei0,eeE0) eeE0:192.168.1.100:0xffffff00 udp协议组网 网上其他设备向某一端口 广播数据 广播地址:192.168.1.255 正确创建socket 后,接收不到广播数 ......
zglckf 实时操作系统RTOS
湿度采集
我现在想用个电容式湿度传感器,来采集湿度,用555采频率电路我可以做,假如我不用采频率的方式怎么做?有没有其它方法,介绍个.........
sdlmhjs 嵌入式系统
如果用上位机的话一定要开串口中断吗
如果用上位机的话一定要开串口中断吗?...
光维zz1 51单片机
【AN-777应用笔记】实现UXGA解决方案的双通道AD9884A设计准则
简介: 借助AD9884A,利用一种双芯片“乒乓”配置可以实现超过140MHZ的像素时钟速率。 110695 110696...
EEWORLD社区 ADI 工业技术
用于图形,算法的ARM+DSP双核开发系统的问题
实验室的一个嵌入式课题,需要不断的对70*70的矩阵做运算处理,并且要有一定的GUI能力。光用2410来跑,可能是一个很吃力的事情,所以想选择arm+dsp的平台,想请教一下大家,有没有比较好的arm+d ......
hanbin ARM技术
open1081之ADC和DAC例程实验
今晚测试了open1081的ADC例程和DAC例程,我用的1.12版本的程序,没有bug,测试很顺利的实现了UserManual所说的功能。 ADC例程,手动调节旋钮,实现LED灯闪烁频率可调,模拟量转化为数字量:183 ......
muxb 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 158  2382  1082  252  407  48  45  33  55  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved