电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SI5341A-E-GMR

产品描述Clock Generators & Support Products
产品类别半导体    模拟混合信号IC   
文件大小5MB,共53页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

SI5341A-E-GMR在线购买

供应商 器件名称 价格 最低购买 库存  
SI5341A-E-GMR - - 点击查看 点击购买

SI5341A-E-GMR概述

Clock Generators & Support Products

SI5341A-E-GMR规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
Clock Generators & Support Products

文档预览

下载PDF文档
Si5341/40 Rev D Data Sheet
Low-Jitter, 10 or 4-Output, Any-Frequency, Any-Output Clock
Generator
The any-frequency, any-output Si5341/40 clock generators combine a wide-band PLL
with proprietary MultiSynth
fractional synthesizer technology to offer a versatile and
high performance clock generator platform. This highly flexible architecture is capable
of synthesizing a wide range of integer and non-integer related frequencies up to 1
GHz on 10 differential clock outputs while delivering sub-100 fs rms phase jitter per-
formance with 0 ppm error. Each of the clock outputs can be assigned its own format
and output voltage enabling the Si5341/40 to replace multiple clock ICs and oscillators
with a single device making it a true "clock tree on a chip."
The Si5341/40 can be quickly and easily configured using ClockBuilderPro software.
Custom part numbers are automatically assigned using a
ClockBuilder Pro
for fast,
free, and easy factory pre-programming or the Si5341/40 can be programmed via I2C
and SPI serial interfaces.
KEY FEATURES
• Generates any combination of output
frequencies from any input frequency
• Ultra-low jitter of 90 fs rms
• Input frequency range:
• External crystal: 25 to 54 MHz
• Differential clock: 10 to 750 MHz
• LVCMOS clock: 10 to 250 MHz
• Output frequency range:
• Differential: 100 Hz to 1028 MHz
• LVCMOS: 100 Hz to 250 MHz
• Highly configurable outputs compatible with
LVDS, LVPECL, LVCMOS, CML, and HCSL
with programmable signal amplitude
• Si5341: 4 input, 10 output, 64-QFN 9x9 mm
• Si5340: 4 input, 4 output, 44-QFN 7x7 mm
Applications:
• Clock tree generation replacing XOs, buffers, signal format translators
• Any-frequency clock translation
• Clocking for FPGAs, processors, memory
• Ethernet switches/routers
• OTN framers/mappers/processors
• Test equipment and instrumentation
• Broadcast video
25-54 MHz XTAL
XA
4 Input
Clocks
IN0
IN1
IN2
OSC
÷INT
÷INT
÷INT
PLL
XB
MultiSynth
MultiSynth
MultiSynth
MultiSynth
MultiSynth
÷INT
÷INT
÷INT
÷INT
÷INT
÷INT
Zero Delay
OUT0
OUT1
Si5340
Up to 10
Output Clocks
OUT2
OUT3
OUT4
OUT5
OUT6
OUT7
Si5341
OUT8
OUT9
FB_IN
Status Flags
I2C / SPI
÷INT
Status Monitor
Control
NVM
÷INT
÷INT
÷INT
÷INT
silabs.com
| Smart. Connected. Energy-friendly.
Rev. 1.0
ccs controlsuite
在ccs中的TIresource explorer中没有controlsuit,已经在 安装了controlsuite。。。而且是在TI那个安装目录下。。。请问大家有没有遇到这个情况?求解释。。。...
luooove 微控制器 MCU
请问有工程师懂UCC28950芯片么?
您们好,我现在使用UC3854芯片PFC80-265V电源到400V,后级DC-DC想使用UCC28950芯片整流到最大48V 20A的输出。想使用稳压模式。我看了很多UCC28950手册,有以下问题希望得到你们的支持: ......
OUYANG 模拟与混合信号
BoosterPack 是否通用
Boost英语解释是:VT 促进 增加;支援,pack是包果.自然是增强包了. 今天在网上看到Hercules TMS570LS04x/03x and RM42x LaunchPads 的原理图,为了方便传一下,我看到有BoosterPack的接口,也传一 ......
ddllxxrr 微控制器 MCU
到底是我们在玩手机,还是手机在玩我们?
http://tc.people.com.cn/n/2013/1108/c183175-23479227.html 原标题:调查显示多数人成为手机奴隶:手机不见感到恐慌   到底是我们在玩手机,还是手机在玩我们?《南都周刊》的调查显示 ......
wangfuchong 机器人开发
有关xilinx中fft ip核的scale_sch的设置问题
大家好,我现在在做2048个点的fft,其中用到了缩减位scale_sch,位宽是12位。如果我要缩减2^9,也就是缩减512倍,仿真的时候发现如果scale_sch赋值为12'b001010101001时,结果就正确,但是赋值 ......
eeleader FPGA/CPLD
EEWORLD大学堂----Atmel SAM D设计入门 - 如何配置UART
Atmel SAM D设计入门 - 如何配置UART:https://training.eeworld.com.cn/course/572...
chenyy 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2352  663  693  691  968  11  34  51  26  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved