电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571AEA001680DGR

产品描述Programmable Oscillators VCXO; Diff/SE; I2C Prog; 10-1417 MHz
产品类别无源元件   
文件大小550KB,共37页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

571AEA001680DGR在线购买

供应商 器件名称 价格 最低购买 库存  
571AEA001680DGR - - 点击查看 点击购买

571AEA001680DGR概述

Programmable Oscillators VCXO; Diff/SE; I2C Prog; 10-1417 MHz

571AEA001680DGR规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
Programmable Oscillators
频率
Frequency
10 MHz to 1417.5 MHz
频率稳定性
Frequency Stability
20 PPM
负载电容
Load Capacitance
15 pF
工作电源电压
Operating Supply Voltage
3.3 V
电源电压-最小
Supply Voltage - Min
2.97 V
电源电压-最大
Supply Voltage - Max
3.63 V
Output FormatLVPECL
端接类型
Termination Style
SMD/SMT
封装 / 箱体
Package / Case
5 mm x 7 mm
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 85 C
长度
Length
7 mm
宽度
Width
5 mm
高度
Height
1.65 mm
系列
Packaging
Box
电流额定值
Current Rating
120 mA
占空比 - 最大
Duty Cycle - Max
55 %
安装风格
Mounting Style
SMD/SMT

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Features
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 32.
Pin Assignments:
See page 31.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.5 4/14
Copyright © 2014 by Silicon Laboratories
zuanfentie
0...
peakingchen 嵌入式系统
嵌入式Web服务器
内置的Web接口提供了控制和分析测量结果的方便快速的方法。主机中的每块卡的交互式图表支持用于接通和断开开关的点击控制。提供了扫描列表软件(scan list builder),用于引导用户满足较高级 ......
Jack_ma 测试/测量
说一下DSP2812的软件锁相方法
1.锁相 锁相的意义是相位同步的自动控制,能够完成两个电信号相位同步的自动控制闭环系统叫做锁相环,简称PLL. 3种软件锁相的方法:指针归零法,先调频后调相法,调频调相同时进 ......
Jacktang 微控制器 MCU
TCD1304AP线阵ccd驱动时序问题
看了数据表上的时序 还是没法驱动没搞清楚那几根时序线的功能时序图有两个其中一个括号说明use electric shutter function,两个时序图根本上有什么区别?M是主时钟sh具体什么用途?icg具体什么 ......
ssawee 综合技术交流
求VxWorks RTPs方面的资料,或者Sample Code
在学习VxWorks RTPs,好痛苦呀,除了workbench自带的帮助,找不到任何资料。哪位大侠指导搞个Hello World吧!...
deifwleili 模拟与混合信号
栈和队列的比方
前些天和一个哥们聊了聊枪支的话题,突然想到了栈和队列。冲锋枪的弹夹是一个栈,先压进去的子弹最后打出来。 机枪的弹链是一个队列,先进去的子弹先打出来。 哈哈~...
richiefang 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1244  2500  538  1806  1347  1  12  9  26  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved