电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

536FC156M250DGR

产品描述Standard Clock Oscillators Single Frequency XO, OE Pin 2 (OE Pin 1 CMOS)
产品类别无源元件   
文件大小475KB,共12页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

536FC156M250DGR在线购买

供应商 器件名称 价格 最低购买 库存  
536FC156M250DGR - - 点击查看 点击购买

536FC156M250DGR概述

Standard Clock Oscillators Single Frequency XO, OE Pin 2 (OE Pin 1 CMOS)

536FC156M250DGR规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
Standard Clock Oscillators
系列
Packaging
Box

文档预览

下载PDF文档
S i 5 3 5 / 5 36
R
EVISION
D
U
L T R A
L
O W
J
ITTER
C
RYSTAL
O
SCILLATOR
(XO)
Features
Available with select frequencies from
Available with LVPECL and
100 MHz to 312.5 MHz
LVDS outputs
3
rd
generation DSPLL
®
with superior
3.3 and 2.5 V supply options
Industry-standard 5 x 7 mm
jitter performance and high-power
package and pinout
supply noise rejection
Pb-free/RoHS-compliant
3x better frequency stability than
SAW-based oscillators
Si5602
Applications
Ordering Information:
See page 7.
10/40/100G data centers
10G Ethernet switches/routers
Fibre channel/SAS/storage
Enterprise servers
Networking
Telecommunications
Description
The Si535/536 XO utilizes Silicon Labs’ advanced DSPLL
®
circuitry to
provide an ultra low jitter clock at high-speed differential frequencies. Unlike a
traditional XO, where a different crystal is required for each output frequency,
the Si535/536 uses one fixed crystal to provide a wide range of output
frequencies. This IC based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low jitter clocks in noisy environments typically found in
communication systems. The Si535/536 IC based XO is factory programmed
at time of shipment, thereby eliminating long lead times associated with
custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si535
Functional Block Diagram
V
DD
CLK– CLK+
OE
1
6
V
DD
NC
2
5
CLK–
GND
3
4
CLK+
Si536
Fixed
Frequency
XO
100–312.5 MHz
DSPLL
®
Clock Synthesis
OE
GND
Rev. 1.2 5/16
Copyright © 2016 by Silicon Laboratories
Si535/536
【工具书】PCB设计秘籍(ADI智库)
《PCB设计秘籍》工具书共包含 17个章节,以ADI官方网站、ADI中文技术论坛、亚德诺半导体官方微信公众号的PCB设计内容资料为基础资料来源,按 PCB布局布线、散热技巧、接地指导、抗扰度等角度进 ......
arui1999 下载中心专版
请问什么为依赖关系?
当模块1依赖于模块2时,是不是模块2必须先于模块1编译?...
SnowfoxMetal 嵌入式系统
USB传输过程中数据掉帧的问题
系统采用60HZ的速率传输,在传输4-5帧后就会丢掉20帧的数据;采用120HZ的速率传输,在传输4-5帧后就会丢掉40帧的数据。截图如下(每组数据的第三位为帧号,可以看到从132帧跳到了172帧,且传输4 ......
Zzzq NXP MCU
MUX
LDC1614的MUX怎么使用? ...
LDC1614 模拟与混合信号
国家自然科学基金一等奖 透明计算
http://v.qq.com/boke/page/v/0/a/v01456lj6ka.html 国际好评,突破冯诺依曼,国际反响强烈,国内外业界震动 ...
白丁 聊聊、笑笑、闹闹
为什么MSP430 的TIMERA计数有漏数
脉冲周期大约0.1S,TimerA时钟为分频后的1M。有2组计数,每次发出脉冲,触发中断后n7或者n8 +1;请教给位我的问题出在哪里?谢谢。 本帖最后由 simonprince 于 2012-5-8 09:35 编辑 ]...
simonprince 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 147  1348  1593  740  226  53  28  57  14  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved