电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA520M000BGR

产品描述LVPECL Output Clock Oscillator, 520MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AA520M000BGR概述

LVPECL Output Clock Oscillator, 520MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA520M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率520 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
如何使DSP数字振荡器产生移相正弦波
本帖最后由 Jacktang 于 2019-4-30 17:28 编辑 产生数字式移相信号的方法有很多。传统的直接数字频率合成(DDS)移相原理是先将正弦波信号数字化,并形成一张数据表存入两片ROM芯片中, ......
Jacktang 微控制器 MCU
向入手一块嵌入式开发板,请使用过的朋友推荐一款
本人最近想入手一块Linux开发板,请有用过的朋友推荐一款,最好是A8,A9系列的。...
瀚海扁舟 Linux开发
关于CC2650芯片修改频率偏移的问题
请问CC2650是否可以通过修改寄存器的值来实现载波频率的偏移呢?cc2400是可以修改MDMCTRL寄存器实现修改频率偏移量,不知道cc2650是否也可以。求助各位大佬,谢谢! ...
SUNYOU 无线连接
二极管与、或门,三极管非门电路原理
二极管与门电路原理 334781 如图:为二极管与门电路,Vcc = 10v,假设3v及以上代表高电平,0.7及以下代表低电平, 下面根据图中情况具体分析一下, 1.Ua=Ub=0v时,D1,D2正偏, ......
fish001 模拟与混合信号
请问版主主,外设库3.3.0版本有BUG吗?
听别人说的,研讨会上说这个版本有BUG,用SWD调试时会卡在SystemInit()函数中,要在编译器的linker选项下重新设置库的入口。 怎样设置? 如果用jtag是不是就没这个问题了?...
gl417270208 stm32/stm8
【以拆会友】IPHONE4S WIFI修复记
本帖最后由 ddllxxrr 于 2017-5-7 07:38 编辑 我这个人不愿意没有问题情况下拆东东。因为我觉得万物皆有寿命。不该拆时拆会折其寿命。但有问题需要修理,我是坚决拆的。 在写这篇文章之前 ......
ddllxxrr DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2194  1572  27  1218  2638  52  27  39  3  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved