电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB509M000BGR

产品描述LVPECL Output Clock Oscillator, 509MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MB509M000BGR概述

LVPECL Output Clock Oscillator, 509MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB509M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率509 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
官方AD9854替代芯片声明的分析
本帖最后由 paulhyde 于 2014-9-15 03:28 编辑 第一,信号源频率应该不超50或者60M,超60M普通带宽(60M\100M带宽)示波器都不容易看,电路也不好调,所以AD9851(180M),AD9854ASTZ(200M), ......
longhaozheng 电子竞赛
keil中嵌入汇编问题
菜鸟想请教一个问题,我想用汇编写 将一串数据存入单片机的外部扩展RAM 然后能在C中调用 请大神指教...
chenweigang 单片机
中国社会最新阶层划分:你在哪?
  最近网络上出了一个中国社会最新的阶层划分模型,很有意思,先摘录并分析如下:   1级:以在任委员、退休常委为代表,和2的区别在于,1对全国局势有控制能力,2没有。   2级:以在任 ......
xuyiyi 聊聊、笑笑、闹闹
高手来。关于课程设计的程序有问题。本人实在无能为力。。求助!!!
以下为电子台历的程序。。各位帮忙。。 主程序 LP1: MOV AH,1 ;从键盘输入单个字符 INT 21H CMP AL,'M' ;AL='M'? JNE LP5 CALL DATE ;显示系统日期 LP2: MOV AH,1 ;从键盘输入 ......
llyyzz11 嵌入式系统
请教高手帮忙啊!
有谁有nRF401和AT89C2051的元件图啊!或者高手帮我画3个图啊!我今天才到图书馆借书学习!都快要答辩了,有谁可以帮我下!我QQ19353649或者给我这2个元件图!先谢谢了啦!...
hesiwe PCB设计
元器件的命名规则
13634...
sdjntl PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1396  1856  2608  2525  799  38  34  43  42  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved