电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

CDV30EK620J03

产品描述CAP,MICA,330PF,100VDC,5% -TOL,5% +TOL,70PPM TC
产品类别无源元件   
文件大小56KB,共4页
制造商ETC
下载文档 详细参数 全文预览

CDV30EK620J03概述

CAP,MICA,330PF,100VDC,5% -TOL,5% +TOL,70PPM TC

CDV30EK620J03规格参数

参数名称属性值
状态ACTIVE
端子涂层NOT SPECIFIED
制造商系列CD10
电容类型MICA
这几句程序 是什么 意思???
#includeint main(void){WDTCTL = WDTPW + WDTHOLD;P1DIR |= BIT0;P1OUT |= BIT0;TA0CCTL0 = CCIE;TA0CCR0 = 50000;TA0CTL = TASSEL_2 + MC_2;__bis_SR_register(LPM0_bits + GIE);}// Timer A0 interrupt service r...
1372794486 微控制器 MCU
E金币兑换
请教:E金币兑换专区,提交兑换请求后,差不多十天,一直没有回复和结果。是最近这方面取消兑换了吗?...
UUC 聊聊、笑笑、闹闹
急急!!!用Zigbee组的网络 是不是自动寻找路由???
如果我想发到目标节点 但是中间有其他的节点,它会经过中间的自动转发吗???...
wuwenhui RF/无线
【Altera SoC体验之旅】+ 从用户的角度谈谈使用体验
2012年参加了Xilinx举办的Open HW 2012嵌入式设计大赛,得到一块Zynq 7000 SoC开发板,当时Altera还迟迟没有发布Cyclone V SoC,而Xilinx已经大张旗鼓地宣传好一阵All Programmable概念了。先上传两张照片,对比Xilinx Zed Board和 Altera DE1-SoC Board:正面背面从板卡颜色来看,ZedBoard是绿漆板,...
zhaoyongke Altera SoC
Altera CycloneIII FPGA锁相环问题
本人在用FPGA做频率检测,芯片频率是20MHZ,想通过锁相环倍频,倍频到500MHZ可以,为什么倍频到1GHZ就有问题?...
dsp_xuexi123 FPGA/CPLD
如何轻松稳定带感性开环输出阻抗的运算放大器?
简介一些运算放大器(运放)具有感性开环输出阻抗,稳定这一类运放可能比阻性输出阻抗的运算放大器更为复杂。最常用的技术之一是使用断开环路方法,这涉及到断开闭环电路的反馈环路和查看环路增益以确定相位裕度。一种鲜为人知的方法是使用不需要断开环路的闭环输出阻抗。在本文中,我将讨论如何使用闭环输出阻抗来稳定带阻性或感性开环输出阻抗的运算放大器。等式1计算闭环输出阻抗Zout,它取决于开环输出阻抗Zo,开环增益...
alan000345 TI技术论坛

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 18  424  504  1659  1689 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved