电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA726M000DGR

产品描述LVPECL Output Clock Oscillator, 726MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EA726M000DGR概述

LVPECL Output Clock Oscillator, 726MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA726M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率726 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
嵌入式内存分配问题~
LDR1 0x00000000 { ROM1 0x00000000 0x1000 { 2410init.o (Init, +First) } } LDR2 0x30000000 { RAM2 0x30000000 { * (+RO) * (+RW) } ......
tianquan 嵌入式系统
SWB-A31 这个wifi+BT 模组这么便宜?
才十几块钱? 淘宝就有,好强大啊。 :funk::hug:...
gooogleman 嵌入式系统
询问晶振的价格
一般晶振的价格是不是在人民币1。00元左右?前段时间碰到一个8M的陶振,供应商居然报价11元,不知这其中有什么名堂?...
superbug 嵌入式系统
成都寻求组建嵌入式开发团队
本人资料:计算机本科毕业,从事嵌入式开发三年,熟悉linux ucos arm等。 本着知识转化为生产力的原则:希望能组建一个小型团队 主要目的为: 交流经验,互相学习,寻找嵌入式项目开发商 ......
alexander007 嵌入式系统
STM32 SPI 速率如何降到很低?!
SPI的熟虑被规定为 几钟 特定的值 最小也是72M/256=300k左右。我想要几十K的速率,请问那位大侠能帮忙给个答案! SPI的速率到底能不能设定为任意值?...
dongencheng stm32/stm8
【KiCad】教程之制作电路原理图实例
给大家推荐一款免费的PCB设计软件:KICAD。 最大可做32层板,PCB可以看三维模型。简单易用。可以一键生成gerber文件,很好使用。 最大的特点,可以安装在WINDOS、LINUX、Apple OS等操作系 ......
richgood PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 503  1026  1584  2507  1812  6  23  21  41  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved