电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA755M000BGR

产品描述LVPECL Output Clock Oscillator, 755MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MA755M000BGR概述

LVPECL Output Clock Oscillator, 755MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA755M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率755 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
I2C实在搞不定了
各位大大的程序,官方的,民间的,都试过了,开发板上的,有时复位后可以,大部分时间不行.俺投降了.接的是FM24C16.用I2C1最常见的现象:SCL常高,无信号.SDA常低,亦无信号.导致BUSY位始终为1PB6PB ......
wuwdb_82 stm32/stm8
DM642图像显示问题
我买了一个DM642开发板,程序用CCS的Load Program调入运行显示正常,但是用flashburn将程序写入flash加电自启动运行,图像显示错位,上面部分跑到下面了,有时候图像中间图像一个黑十字。有那位 ......
jhpotter 嵌入式系统
关于VDDA,VSSA
STM32FMCU的数据手册上说,VDDA直接接到VDD上.此说法不妥.VDDA是模拟电源,与VDD之间应加磁珠隔离....
zhp3245 stm32/stm8
2008中国Linux从业者职位分析报告
近日,我们针对国内知名招聘网站中2007年12月16日至22日近一周关于Linux、Windows以及Unix人才的21679条招聘信息进行了汇总分析。 在这一周的招聘信息中:对Linux有招聘需求的企业数量共 ......
songbo Linux开发
拆解一款32G U盘
本帖最后由 万有引力平台 于 2019-5-11 09:26 编辑 DIY&分享—GravityShare U盘,由于其小巧便于携带、存储容量大、价格便宜、性能可靠等优势成为电脑周边使用频率最高的设备之一。U盘 ......
万有引力平台 以拆会友
pppoe pass through
请问一下。最近我在做pppoe pass through 的东西。可是我发现PC在pppoe建立连接的时候有关的PPP LCP包都收不到。 有哪位大侠给点建议。谢谢了。...
wyflzw 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1217  2176  2168  1480  11  14  49  33  37  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved