电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FA506M000DG

产品描述LVDS Output Clock Oscillator, 506MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FA506M000DG概述

LVDS Output Clock Oscillator, 506MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FA506M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率506 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
闭路监控中的名词解释
) CCTV的含义是什么?答: CCTV 是英文Closed Circuit Television的缩写,意思是闭路电视监控系统 2) 什么是镜头的焦距? 答: 从光学原理来讲焦距就是从焦点到透镜中心的距离。即焦距长度。 ......
jek9528 工业自动化与控制
比赛已经结束了,但疑问还在继续......
也是看到了一个朋友的帖子,有所感想。帖子中说“比赛结束了,但是疑问还在继续。” 为啥我们不在坛子里亮出疑问,一个个击破它呢。 形式: 1、新发一贴,通过图文结合的方式写出自己 ......
soso 电子竞赛
哪位大牛在Freescale S12内核上成功移植过uCos-II??
我在凌阳16位单片机上成功移植过 uCos-II 用同样的方法向S12内核上移植的时候遇到一些问题 不知有没有高手做过这方面的项目 希望能与之讨教讨教 请有这方面经验的高手露个脸哈~~...
applebee 实时操作系统RTOS
vhdl record
vhdl中record 类型,目前在看。但是不知道怎么用,麻烦大神帮忙写一个完整的包含record类型的例子,非常感谢...
changxiao1991 FPGA/CPLD
在TMS320C6000上执行数据加密标准DES
在TMS320C6000上执行数据加密标准DES 276563 ...
Jacktang DSP 与 ARM 处理器
fr5739板子上面四个芯片的资料
其他的芯片实在是不好找 只找到了这四个msp430f1612 msp430fr5739tusb3410 adxl335(加速度传感器)...
htrong8899 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2915  528  591  1635  1963  22  52  38  59  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved