电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531VB53M0000BG

产品描述CMOS Output Clock Oscillator, 53MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531VB53M0000BG概述

CMOS Output Clock Oscillator, 53MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531VB53M0000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率53 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
xilinx FPGA 下载线原理图
请大家帮忙看一下这张图,里面有几个东西小弟不太明白 二极管D1、D2的作用紧紧是做保护用吗?我量了一下VCC sence端的电压时4点几伏,给FPGA下载的时候目标板这一端VCC是2.5伏,如果做保护用 ......
hpfei77 FPGA/CPLD
低调赚分帖
0...
fyj012 嵌入式系统
如何布置藕合电容?看这里
藕合电容如何布置?有什么原则?是不是每个电源引脚布置一片0.1uf?有时候看到0.1uf和10uf联合起来使用,为什么? 答:电容靠近电源脚。 补充一点看法: 在两个芯片的引脚之间串连一个电阻 ......
pan潘 PCB设计
04省赛电设题目 电梯 单片机程序
本帖最后由 paulhyde 于 2014-9-15 04:04 编辑 用的NEC(现Renesas)当年国赛发的板子做的 管脚功能没有特意注视 不清楚的大家提出来 我尽量解答 检测楼层用的是霍尔开关 电机是步进电机 over ......
shaxiaoziningyi 电子竞赛
LED封装质量控制
对LED封装过程可能出现的问题逐一指出,并提出解决的办法,着重介绍封装位置对LED发光亮度的影响。以期引起LED封装管理人员及工作人员的注意。 关键词:质量控制;点胶;点晶;焊线压力;放大 ......
songbo PCB设计
灯用三极管的损坏机理探析
1、灯用三极管损坏机理研究及深爱灯用三极管的发展过程 2、Hfe、“瞬态冷爆”及深爱抗过饱和电路 3、ts、μe及其他 4、荧光灯电子镇流基本工作原理的初步细探...
雪人001 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 635  1298  1205  2530  2113  32  2  39  37  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved