电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WB1274M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1274MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531WB1274M00DG概述

CMOS/TTL Output Clock Oscillator, 1274MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WB1274M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1274 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
国产车规级MCU有多难?
近日,四维图新旗下全资子公司AutoChips杰发科技对外宣布,其车规级MCU产品线又添重量级新成员——AC7801X,这是杰发科技继2018年底量产的国内首颗车规级MCU 芯片——AC781 ......
okhxyyo 国产芯片交流
最近做了个【51单片机积木式图形化中文编程软件/c语言代码生成器/电路仿真】
最近做了个【51单片机积木式图形化中文编程软件/c语言代码生成器/电路仿真】 ,适合入门学习51单片机,也适合进阶者自动生成c代码框架模板,支持电路基本仿真和51单片机仿真,采用c#编写, ......
net2uizoo 51单片机
求推荐一款运放
本人现需要将一个40kHZ峰峰值50MV的正弦信号放大70倍左右,要求单电源5v供电。...
qawswsqa 模拟电子
用energia IDE怎么在launchpad上设置G2553的主时钟以及子时钟?
328585 mclock,aclock,分频呀,怎么搞? ...
yhxpump 微控制器 MCU
谁做过明华的CPU卡,来看看
这个是基于ISO7816协议的 为什么读卡数据读不出呢? 读卡前已经通过写卡操作了, 读卡中,应答报文始终是16个字节,问下各位数据怎么读,是不是要加偏移量不停的 调用读指令?...
xinbao77 嵌入式系统
请问在linux下面如何测试内存的速度?
请问在linux中如何测试DDR的速度? 是通过系统命令测试?还是通过开源工具测试?(测试的目标是开发板) ...
37°男人 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1585  621  486  435  651  42  1  10  31  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved