电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CY7C342B-20JC

产品描述UV PLD, 40 ns, CQCC68
产品类别半导体    可编程逻辑器件   
文件大小348KB,共14页
制造商Cypress(赛普拉斯)
下载文档 详细参数 全文预览

CY7C342B-20JC概述

UV PLD, 40 ns, CQCC68

CY7C342B-20JC规格参数

参数名称属性值
功能数量1
端子数量68
最大工作温度70 Cel
最小工作温度0.0 Cel
最大供电/工作电压5.25 V
最小供电/工作电压4.75 V
额定供电电压5 V
输入输出总线数量52
加工封装描述WINDOWED, LCC-68
状态DISCONTINUED
工艺CMOS
包装形状SQUARE
包装尺寸芯片 CARRIER, WINDOW
表面贴装Yes
端子形式J BEND
端子间距1.27 mm
端子位置
包装材料陶瓷, 金属-SEALED COFIRED
温度等级COMMERCIAL
组织7 DEDICATED INPUTS, 52 I/O
最大FCLK时钟频率62.5 MHz
输出功能MACROCELL
可编程逻辑类型紫外线可编程逻辑器件
传播延迟TPD40 ns
专用输入数量7

文档预览

下载PDF文档
USE ULTRA37000
TM
FOR
ALL NEW DESIGNS
CY7C342B
128-Macrocell MAX
®
EPLD
Features
• 128 macrocells in eight logic array blocks (LABs)
• Eight dedicated inputs, 52 bidirectional I/O pins
• Programmable interconnect array
• Advanced 0.65-micron CMOS technology to increase
performance
• Available in 68-pin HLCC, PLCC, and PGA packages
100% user-configurable, allowing the device to accommodate
a variety of independent logic functions.
The 128 macrocells in the CY7C342B are divided into eight
LABs, 16 per LAB. There are 256 expander product terms, 32
per LAB, to be used and shared by the macrocells within each
LAB.
Each LAB is interconnected with a programmable interconnect
array, allowing all signals to be routed throughout the chip.
The speed and density of the CY7C342B allows it to be used in a
wide range of applications, from replacement of large amounts of
7400-series TTL logic, to complex controllers and multifunction
chips. With greater than 25 times the functionality of 20-pin PLDs,
the CY7C342B allows the replacement of over 50 TTL devices.
By replacing large amounts of logic, the CY7C342B reduces board
space, part count, and increases system reliability.
Functional Description
The CY7C342B is an Erasable Programmable Logic Device
(EPLD) in which CMOS EPROM cells are used to configure
logic functions within the device. The MAX
®
architecture is
Logic Block Diagram
1 (B6)
2 (A6)
32 (L4)
34 (L5)
INPUT/CLK
INPUT
INPUT
INPUT
INPUT
INPUT
INPUT
INPUT
(A7)
(A8)
(L6)
(K6)
68
66
36
35
SYSTEM CLOCK
LAB A
MACROCELL 1
MACROCELL 2
MACROCELL 3
MACROCELL 4
MACROCELL 5
MACROCELL 6
MACROCELL 7
MACROCELL 8
MACROCELL 9–16
LAB B
MACROCELL 17
MACROCELL 18
MACROCELL 19
MACROCELL 20
MACROCELL 21
MACROCELL 22–32
P
I
A
LAB H
MACROCELL 120
MACROCELL 119
MACROCELL 118
MACROCELL 117
MACROCELL 116
MACROCELL 115
MACROCELL 114
MACROCELL 113
MACROCELL 121–128
LAB G
MACROCELL 101
MACROCELL 100
MACROCELL 99
MACROCELL 98
MACROCELL 97
MACROCELL 102–112
(B8) 65
(A9) 64
(B9) 63
(A10) 62
(B10) 61
(B11) 60
(C11) 59
(C10) 58
4 (A5)
5 (B4)
6 (A4)
7 (B3)
8 (A3)
9 (A2)
10 (B2)
11 (B1)
12 (C2)
13 (C1)
14 (D2)
15 (D1)
17 (E1)
(D11) 57
(D10) 56
(E11) 55
(F11) 53
(F10) 52
18 (F2)
19 (F1)
21 (G1)
22 (H2)
23 (H1)
LAB C
MACROCELL 33
MACROCELL 34
MACROCELL 35
MACROCELL 36
MACROCELL 37
MACROCELL 38–48
LAB F
MACROCELL 85
MACROCELL 84
MACROCELL 83
MACROCELL 82
MACROCELL 81
MACROCELL 86–96
(G11) 51
(H11) 49
(H10) 48
(J11) 47
(J10) 46
24 (J2)
25 (J1)
26 (K1)
27 (K2)
28 (L2)
29 (K3)
30 (L3)
31 (K4)
LAB D
MACROCELL 49
MACROCELL 50
MACROCELL 51
MACROCELL 52
MACROCELL 53
MACROCELL 54
MACROCELL 55
MACROCELL 56
MACROCELL 57–64
3, 20, 37, 54 (B5, G2, K7, E10)
16, 33, 50, 67 (E2, K5, G10, B7)
V
CC
GND
LAB E
MACROCELL 72
MACROCELL 71
MACROCELL 70
MACROCELL 69
MACROCELL 68
MACROCELL 67
MACROCELL 66
MACROCELL 65
MACROCELL 73–80
(K11) 45
(K10) 44
(L10) 43
(L9) 42
(K9) 41
(L8) 40
(K8) 39
(L7) 38
() – PERTAIN TO 68-PIN PGA PACKAGE
Cypress Semiconductor Corporation
Document #: 38-03014 Rev. *B
3901 North First Street
San Jose
,
CA 95134
408-943-2600
Revised April 22, 2004
求教ADC芯片!
本人想找一个3.3V供电,并行输出的,需要两路以上差分输入,但需要同时采样的。采样率在1MSPS以上,功耗在30mW以内的,各位有推荐吗?或者给个网站可以搜索这样的芯片的,急啊,,,,,,,, ......
ggggihss 嵌入式系统
如何彻底读懂并理解MOSFET的规格书
MOSEFT在电源中的重要性不必多言,同样对MOSEFT的各种参数的理解和应用在电源设计中也是十分重要。 那么 如何读懂并理解MOSFET的Datasheet 呢? 各位电源工程师们,都来说说你在平常设 ......
okhxyyo 电源技术
跪求英俄、法德、阿拉伯文、日语字库!!!
本帖最后由 jameswangsynnex 于 2015-3-3 19:59 编辑 ...
yidianyisi 消费电子
EEWORLD大学堂----高速PCB设计之规则设计以及技巧解析
高速PCB设计之规则设计以及技巧解析:https://training.eeworld.com.cn/course/6004【课程背景】: 什么是规则?各类器件到器件应该控制多少?走线的间距应该控制多少?铺铜的间距应该控制多少 ......
F凡亿教育 嵌入式系统
WINCE系统下网络速度
各位英雄: 假定开发平台是PXA270+WINCE5.0,请问一般情况下,类似的嵌入式平台的百兆网络速度能够达到的实际传输速度为多少呢?如何测试呢?有什么测试工具吗?就像在PC上一样。 ......
AVR_AFA 嵌入式系统
对open82977352 版主提出表扬!
全国大学生电子设计大赛已过,竞赛版块自然“荒凉了不少”,但是open82977352版主还在坚守岗位,在竞赛版块默默地努力工作着。 附上证据: 32887 小娜非常感动,号召各位版主多多向open8 ......
小娜 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2181  681  1290  517  456  44  14  26  11  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved