电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531VA114M000BG

产品描述CMOS Output Clock Oscillator, 114MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531VA114M000BG概述

CMOS Output Clock Oscillator, 114MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531VA114M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率114 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
Cypress开发板实例
计划不定期给大家提供一些开发板实例供初学者参考,有实验指导书的我会尽量把实验指导书也贴上,没有的就恕不能贴了,呵呵。 目录: 实例1-开发板CY3270-温度感应--系统级设计—&mda ......
john_wang 单片机
有没有坛友拆过苹果PRO的充电器
网上没什么相关的资料可以参考 挺郁闷 有没有坛友拆过苹果PRO的充电器呢? 据说并非是卡扣闭合的 好像是打了胶 也有人说可以用贴片机的加热板以100℃加热 让胶融化后拆开 但没看 ......
cardin6 创意市集
USB 2.0常见的一些测试问题汇总
USB2.0 测试是工程师最常见的测试,它的测试已经非常成熟,有一套非常 完整的规范,在实际的工作中,还是有工程师,对USB2.0 的测试,有一些疑惑, 这里整理了一些常见问题,供大家参考。 ......
快羊加鞭 下载中心专版
PCI9054,下载FPGA本地程序,上位机死机
如题:PCI9054,下载FPGA本地程序,上位机死机FPGA程序是严格按照9054的工作原理写的,仿真通过,但是一上板上位机就黑屏重启,重启不了,所以本地9054也工作不正常可能的原因:数据率问题??中 ......
飞天猪run FPGA/CPLD
物聯網中所需的低功耗無線傳輸技術
物聯網中主要採用的是無線聯網技術,但根據適用範圍與所需的傳輸效率之差異,也出現了多種無線傳輸技術。而在推廣已久的智慧家庭環境中,主要採用的是低功耗無線傳輸技術,因為此類 ......
dontium 无线连接
防止JTAG失效是什么意思?
定义按键,为什么是PB5?我看到有好多版本按键设置的管脚都不一样? 麻烦各位告诉小弟,不胜感激! // 定义KEY#define KEY_PERIPH SYSCTL_PERIPH_GPIOB#define KEY_PORT GPIO_PORTB_BASE#def ......
jinghong21 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 97  1343  523  1648  132  2  28  11  34  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved