电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571AJC001281DG

产品描述Programmable Oscillators VCXO; Diff/SE; I2C Prog; 10-1417 MHz
产品类别无源元件   
文件大小550KB,共37页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

571AJC001281DG在线购买

供应商 器件名称 价格 最低购买 库存  
571AJC001281DG - - 点击查看 点击购买

571AJC001281DG概述

Programmable Oscillators VCXO; Diff/SE; I2C Prog; 10-1417 MHz

571AJC001281DG规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
Programmable Oscillators
频率
Frequency
10 MHz to 1417.5 MHz
频率稳定性
Frequency Stability
20 PPM
负载电容
Load Capacitance
15 pF
工作电源电压
Operating Supply Voltage
3.3 V
电源电压-最小
Supply Voltage - Min
2.97 V
电源电压-最大
Supply Voltage - Max
3.63 V
Output FormatLVPECL
端接类型
Termination Style
SMD/SMT
封装 / 箱体
Package / Case
5 mm x 7 mm
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 85 C
长度
Length
7 mm
宽度
Width
5 mm
高度
Height
1.65 mm
系列
Packaging
Tray
电流额定值
Current Rating
120 mA
占空比 - 最大
Duty Cycle - Max
55 %
安装风格
Mounting Style
SMD/SMT

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Features
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 32.
Pin Assignments:
See page 31.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.5 4/14
Copyright © 2014 by Silicon Laboratories
如何写tuner(乐器校音器)程序?
     我现在想写校音器的程序。   具体地,就是对 吉他 古筝 这些管弦乐器进行校音:拨动一根空弦,用单片机来计算出这根弦振动的频率(基频),再显示出来是什么音(比如大字一 ......
dangl 嵌入式系统
掏一个OV7660摄像头,实际行动支持下掏一掏板块
想掏一个OV7660摄像头,用来做视频显示,有TFT一起更好了...
ming1005 淘e淘
2010年TI杯信号波形合成实验电路
2010年TI杯信号波形合成实验电路,看了网上很多文档,思路原理都有了一些了解,可是他们的电路我一个都没仿出来!求指教呀!...
yangxiaolu 模拟电子
功率因数电路前级变压器异响
使用功率因数校正电路时,前级的变压器会发出异响时什么原因?(变压器是好的。用的公频变压器,接的插线板,然后过了一个同步426206整流电路,然后过功率因数矫正电路)图示功率因数校正电路 ...
朝朝暮暮朝朝 电子竞赛
工控机在环保中的运用
在现代社会医疗高度发达的背景下,人们罹患恶性肿瘤等重大疾病致残致死的概率仍旧居高不下,在很大程度上还是跟当前生活的环境有相当大的关系。无论是从人类生存这一大环境来说,还是从 ......
YANHAODIANZI 工业自动化与控制
关于linux下的mapinfo地图使用
现在在做一个导航系统 是基于linux的,然后现在能得到的地图只有mapinfo的 我想问下那个在linux下是否可以像在windows下一样正常使用mapinfo? 各位有经验的帮忙下` 谢谢...
luotuo52 Linux开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2386  1406  455  1268  827  59  47  26  42  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved