电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA1400M00DGR

产品描述LVPECL Output Clock Oscillator, 1400MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AA1400M00DGR概述

LVPECL Output Clock Oscillator, 1400MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA1400M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1400 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
硬派越野车四驱系统详解(二)
基于分时四驱的这个问题,工程师开发出不用进行两驱四驱切换的四驱系统,这就是全时四驱。它解决的根本就是在前后转动轴之间加装了中央差速器。开放式差速器最主要的作用就是能够消除车轮之间的 ......
1ying 汽车电子
用AT89C51做的公交车自动报站系统软件部分
公交车自动报站系统是我的论文,主要是以硬件为主,但软件编程也要写一些,由于我们学校当年单片机是选修,我没学过,而且论文课题又是学校定的,所以我现在在编程这儿卡住了,急死了,我的论文基本已经 ......
小心触电 51单片机
几篇好文献
几篇很不错的文献撒...
qiqibaby 嵌入式系统
从网上搜集的DIY的CPU
转...
幸福的娃 单片机
本人初学模拟电路,请教关于PN结原理请教两个问题
PN结是由于电子扩散运动,在P型和N型半导体的交汇处形成PN结,产生内电场,方向有N指向P。那么我不明白为何内电场的加强会加强少子的漂移运动?以及为何漂移运动的加强又反而削弱了内电场呢? ......
Mensa 模拟电子
【记录】ARM-Linux开发之输入子系统还是用按键做例
本帖最后由 ywlzh 于 2016-8-5 13:04 编辑 这个记录还是要用按键做实验,只不过用了输入子系统的框架来写的程序,与先前的misc驱动程序有些许不同,但相同的地方就是两者都是字符设备驱动 ......
ywlzh Linux开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 677  1554  1948  2301  2500  43  13  41  55  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved