电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RC295M000DGR

产品描述LVPECL Output Clock Oscillator, 295MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RC295M000DGR概述

LVPECL Output Clock Oscillator, 295MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RC295M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率295 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
液晶显示驱动
您好,我是北京迪文科技有限公司的刘玉龙,在网上看见贵公司开发多款仪器上面使用到了液晶,为了提高咱们公司产品档次或升级、希望关于驱动上面的事情跟您这边进行一下沟通,麻烦您了。我们公司 ......
xiaojuan222 嵌入式系统
使用Quartus 13的Qsys[类似NIOS II?]
本人也是初学者,只不过是想到处玩玩,分享分享,如果有错,请告知哈. 在Quartus 13的Tools菜单下打开Qsys. 123632 add这个 123633 选择中间那个,中等规模的,然后完成 123634 接下来添加 12 ......
cl17726 FPGA/CPLD
嵌入式驱动开发
大侠们,我现在人在上海,能不能推荐一些嵌入式方面的好的培训,...
虾段 嵌入式系统
液晶显示器电源管理的电路设计
本帖最后由 jameswangsynnex 于 2015-3-3 20:01 编辑   实现液晶显示须具备4个单元,其框图如图1所示。本文给出的电源管理电路设计方案具有驱动电压产生、时序控制、温度补偿和对比度调节的 ......
songbo 消费电子
提高太阳能光伏板的回收率
朋友给我出了一道难题,现在的光伏板光电回收率为12-22%左右,要求我把回收率从15%提高到30%,能实现吗?回答是肯定的,从目前的测试结果来看,现在的回收率以达到25-28%离朋友的要求还差一点点 ......
czl618 能源基础设施
C2000系CMD文件的配置理解
本帖最后由 灞波儿奔 于 2018-12-24 21:17 编辑 工程上因为CMD配置较差引起的问题确实不少,重新学了下CMD的理论写了些心得与网友共享,还请批评指教。 CMD的专业名称叫链接器配置文件,是 ......
灞波儿奔 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2495  555  326  1999  854  51  12  7  41  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved