电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

595ME93M3120DGR

产品描述VCXO Oscillators VCXO; Diff/SE; Single Freq; 10-810 MHz
产品类别无源元件   
文件大小288KB,共15页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

595ME93M3120DGR在线购买

供应商 器件名称 价格 最低购买 库存  
595ME93M3120DGR - - 点击查看 点击购买

595ME93M3120DGR概述

VCXO Oscillators VCXO; Diff/SE; Single Freq; 10-810 MHz

595ME93M3120DGR规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
VCXO Oscillators
系列
Packaging
Box

文档预览

下载PDF文档
R
EVISION
D
Si595
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10
TO
810 MH
Z
Features
Available with any-rate output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with
superior jitter performance
Internal fixed fundamental mode
crystal frequency ensures high
reliability and low aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating range
Si5602
Applications
Ordering Information:
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
FTTx
Clock recovery and jitter cleanup PLLs
FPGA/ASIC clock generation
See page 8.
Pin Assignments:
See page 7.
(Top View)
V
C
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Description
The Si595 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si595 is available with
any-rate output frequency from 10 to 810 MHz. Unlike traditional VCXOs,
where a different crystal is required for each output frequency, the Si595
uses one fixed crystal to provide a wide range of output frequencies. This IC-
based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides supply noise rejection, simplifying the task of generating low-jitter
clocks in noisy environments. The Si595 IC-based VCXO is factory-
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, tuning slope, and absolute pull range (APR).
Specific configurations are factory programmed at time of shipment, thereby
eliminating the long lead times associated with custom oscillators.
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10–810 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 1.3 12/17
Copyright © 2017 by Silicon Laboratories
Si595
jrtp问题
1.CE下的JRTP,一旦派生RTPSession,运行就出错 2.不派生,自己建立线程接收数据和XP机器通讯。XP机器能连续收到数据不丢包,但CE下不行,必须在XP下Sleep几十个毫秒才基本不丢包 这是为什么 ......
virtualqwer 嵌入式系统
eboot要等待很久才能发送bootme,网卡是DEC21140,请高手帮帮我。
我用的是VPC虚拟机,并为VPC定制了BSP,加入DEC21140网卡驱动后能通过eboot成功加载nk,但是eboot要等待很久才能发送bootme,所以整个加载过程很慢,以下是串口信息: Microsoft Windows CE Bo ......
wolfsoldier 嵌入式系统
嵌入式流媒体技术交流平台
本人建了一个技术交流群,欢迎大家加群进行交流! 关键词: DaVinci DM368 DM6446 DM6467 DM8168 海思3716 H264 PS TS (PES、SPS、PPS、PTS、DTS) ......
37°男人 DSP 与 ARM 处理器
用伟福V8仿真器仿真通过的程序为什么烧片后不正常工作
各位高手您好: 我用伟福V8L配H8X5X仿真头,仿AT89C2051,用汇编语言编了一个通过串行通讯设置分频系数,用T0定时器工作在自动重装方式下工作,定期检测编码器输入状态,并根据分频系数输出 ......
huli19820119 嵌入式系统
求教关于RTC驱动的问题
小弟菜鸟刚刚接触这块,遇见个不解的问题希望老鸟们帮忙。 驱动相关代码: static int RTC_read(struct file *filp,char __user *buff,size_t count,loff_t *offp) { int hour,min,sec; ......
openwolrd 嵌入式系统
基于状态机和流水线技术的3DES加密算法及其FPGA设计
摘要: 介绍了3DES加密算法的原理并详尽描述了该算法的FPGA设计实现。采用了状态机和流水线技术,使得在面积和速度上达到最佳优化;添加了输入和输出接口的设计以增强该算法应用的灵活性。各模 ......
songbo FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1400  1293  1734  142  2696  55  35  8  12  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved