电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RB508M000DGR

产品描述LVPECL Output Clock Oscillator, 508MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RB508M000DGR概述

LVPECL Output Clock Oscillator, 508MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RB508M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率508 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【跟TI学电源】系列----全中文资料很难得!2012年最新各类电源产品应用手册(中文)
点击下列题目可看可下载 采用外部电路改善UCC2806x的软启动性能 如何调整UCC28250打嗝重启时间和逐周期过流保护延迟时间之间的固定比例关系 如何降低UCD30xx系列数字电源控制器DPWM抖动 ......
qwqwqw2088 模拟与混合信号
【功放案例】你知道什么是纳米发电机吗?电容器内LED的高压与无线驱动应用
【功放案例】你知道什么是纳米发电机吗?电容器内LED的高压与无线驱动应用! ...
aigtekatdz 测试/测量
老板是怎样炼成的 电子书分享给大家
老板是怎样炼成的 电子书分享给大家...
wangqingtao 工作这点儿事
有搞汽车音响的同行吗?交流交流吧。
我一直做的是日本的汽车音响的软件(10多年),用的是日本的瑞萨,NEC,富士通单片机,嵌入式操作系统是uiTron,语言是C语言。日式的汽车音响使用现成方案的很少,电路,芯片,软件系统都是厂 ......
csg-1970 嵌入式系统
RFID原理
好多朋友,天天在做RFID,做的也不错,但却不懂得它的基本原理,也不好意思问。书上的讲解,虽然也清楚,但往往属于技术性的,让人不容易通俗理解。 以13.56MHz的RFID技术为例,分为读卡器和 ......
火辣西米秀 无线连接
求个汽车行驶记录仪方案,符合国标,有报酬!
要求电源稳定可靠! msn:kkk3708@sina.com...
情为谁牵 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 966  253  2709  2666  1199  20  6  55  54  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved